本發明專利技術公開了一種基于FPGA的單SRAM實現乒乓算法的方法以及實時紅外圖像處理方法,包括FPGA一片、SRAM一片;FPGA內部實例化兩個處理模塊:第一模塊、第二模塊,各模塊具有獨立的標志位標示是否正占用SRAM總線;SRAM地址空間等分為連續的兩個地址塊:第一地址塊、第二地址塊;算法周期由若干分時片段組成,各模塊在單個分時片段內交替完成對SRAM的讀寫操作;當第一模塊處理第二地址塊的數據時,第二模塊處理第二地址塊的數據;在數據處理結束后交換地址塊進入下一個處理周期,如此循環實現單SRAM乒乓算法。本發明專利技術采用單個SRAM實現乒乓算法,減少了存儲器的個數,降低了開發成本,提高了開發效率。
【技術實現步驟摘要】
本專利技術涉及紅外成像的實時矯正領域,尤其是涉及需要大面積緩存數據的實時圖像處理領域。
技術介紹
.基于FPGA的實時圖像處理方案,在紅外圖像采集過程中具有重要作用,彌補了紅外探測器性能不佳的現狀,增強了紅外圖像的可視度。.常用的圖像處理算法一一例如直方圖拉伸、DDE增強等,均是建立在整幅圖像信息的基礎上,在具體實現過程中,通常先將整幅圖像數據緩存到外部存儲空間,再對緩存數據進行處理、輸出。.為了保持圖像處理過程的連續性,防止圖像處理任務對數據接收造成阻塞,常采用兩片存儲芯片交替工作的乒乓算法實現對圖像處理過程中的數據流控制。該方案中,兩片存儲芯片不僅增加了生產成本,而且占用了有限的I/O 口,增大了電路設計的難度。
技術實現思路
本專利技術的目的是克服現有乒乓算法的不足,提出一種更好的適用于實時圖像處理的基于FPGA的單SRAM實現乒乓算法的方法及實時紅外圖像處理方法。本專利技術為實現上述目的,采用如下技術方案: 一種基于FPGA的單SRAM實現乒乓算法的方法,其特征在于,包括: 步驟A:在FPGA中實例化兩個處理模塊:第一模塊、第二模塊; 步驟B:將SRAM的地址空間等分為兩個連續的地址塊:第一地址塊、第二地址塊; 步驟C:確定時間片大小; 步驟D:第一模塊、第二模塊在同一個時間片內分別先后完成對SRAM第一地址塊或第二地址塊的讀/寫操作; 步驟E:經過一定數量的時間片后,當前處理狀態結束,第一模塊、第二模塊交換SRAM地址塊,進入下一處理狀態。其進一步特征在于:所述第一模塊、第二模塊均具有各自的標志位。進一步的:所述第一模塊、第二模塊通過FPGA的I/O 口直接和同一 SRAM相連。所述第一模塊、第二模塊的標志位標示自身是否正占用SRAM總線,當其中一模塊占用SRAM總線時,另一模塊處于等待狀態。所述時間片大小不小于第一模塊、第二模塊均完成一次數據處理所需的時間。進一步的:不同時間片上第一模塊、第二模塊對SRAM的讀/寫操作具有周期對稱關系O所述步驟E中一定數量的時間片,指第一模塊、第二模塊均處理完成相應地址塊中的數據所需的時間,最小值由SRAM中待處理數據量的大小除以每個時間片所處理的數據量決定;所述下一處理狀態和當前處理狀態具有周期對稱關系。一種采用上述方法的實時紅外圖像處理方法,其特征在于,包括下述步驟: 步驟1:一塊紅外陣列,以單個像素點為單位,周期性的輸出采集到的紅外圖像; 步驟2:FPGA中實例化得第一模塊,所述第一模塊在接收步驟I的輸出數據的同時,完成包括圖像的盲元補償、兩點矯正的數據預處理工作,并將處理后的圖像數據緩存到SRAM的第一地址塊或第二地址塊中;在處理數據的同時,所述第一模塊統計圖像的直方圖,并在一幅圖像接收完成后將直方圖數據寫入SRAM的同一地址塊,處理結束,交換第一地址塊和第二地址塊對應關系,轉到下一狀態; 步驟3:FPGA中實例化得第二模塊,所述第二模塊在開始時,從SRAM相應的地址塊中讀取步驟2寫入的圖像直方圖數據,并根據該數據,完成對存儲在相應地址塊中數據的圖像處理工作; 步驟4:將步驟3中處理完成的數據以圖像形式顯示在監視器上。優選的:上述步驟2、3工作時間為步驟I的像素輸出周期。本專利技術提出了一種基于FPGA的單SRAM實現乒乓算法的方法,以及采用該方法的實時紅外圖像處理方法。該方法僅需一片SRAM芯片即可滿足圖像處理對數據緩存的要求,實現乒乓算法的功能,在降低成本、節約資源及提高工程效率方面具有明顯效果。【附圖說明】圖1是本專利技術的硬件結構圖。圖2是本專利技術的算法流程圖。圖3是本專利技術的實時紅外圖像處理方法示意圖。【具體實施方式】下面將參考附圖詳細說明本專利技術的實施例。圖1是本專利技術一種基于FPGA的單SRAM實現乒乓算法的電路圖。如圖1所示,該電路包括:一片FPGA 1、一片SRAM 2,并且FPGA I及SRAM 2通過I/O 口 3相連。圖1中FPGAI中實例化的兩個模塊:第一模塊4、第二模塊5,兩模塊的作用是協調模塊間對于I/o 口 3的操作,防止不同模塊同時對I/O 口 3操作時產生冒險,可根據不同的使用情況,填充額外的處理函數。當標志位6置位時,第一模塊4獲得I/O 口 3的使用權,當標志位7置位時,第二模塊5獲得I/O 口 3的使用權,運行開始時標志位6、7均置零,從而保證在兩模塊交替占用I/O 口 3的過程中,不會出現同時訪問I/O 口的危險情況發生。標志位和時間片沒有必然的聯系,但是在一個時間片周期內,兩個標志位至少各置位一次,以保證模塊的并發運行。標志位由相應模塊控制,因此在模塊不使用SRAM時應主動將標志位置零,讓出SRAM的使用權,此時模塊依然可以繼續運行,當模塊需要占用SRAM時需先查詢另一模塊標志位是否置位,僅當另一模塊標志位置零時,可以重新獲得SRAM使用權,并且需要立即將自身標志位置位。圖1中SRAM中具有兩個連續的第一地址塊8和第二地址塊9,根據所需空間大小,可適當調整該地址塊的大小,實施例中采用等分SRAM地址空間的方法。將SRAM劃分不同的地址塊主要是模擬兩塊SRAM的功能,在大量數據處理的過程中起到數據緩存的作用,使功能模塊化。圖2是本專利技術一種基于FPGA的單SRAM實現乒乓算法的電路的工作流程圖。如圖2所示,主要包括:10狀態1、11標志位1、14狀態2、當前第1頁1 2 本文檔來自技高網...
【技術保護點】
一種基于FPGA的單SRAM實現乒乓算法的方法,其特征在于,包括:步驟A:在FPGA中實例化兩個處理模塊:第一模塊、第二模塊;步驟B:將SRAM的地址空間等分為兩個連續的地址塊:第一地址塊、第二地址塊;步驟C:確定時間片大小;步驟D:第一模塊、第二模塊在同一個時間片內分別先后完成對SRAM第一地址塊或第二地址塊的讀/寫操作;步驟E:經過一定數量的時間片后,當前處理狀態結束,第一模塊、第二模塊交換SRAM地址塊,進入下一處理狀態。
【技術特征摘要】
【專利技術屬性】
技術研發人員:劉燕,韋良忠,連云川,
申請(專利權)人:無錫艾立德智能科技有限公司,
類型:發明
國別省市:江蘇;32
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。