• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    硅通孔及三維集成電路中硅通孔組的測試電路及方法技術

    技術編號:13132787 閱讀:152 留言:0更新日期:2016-04-06 18:48
    本申請涉及硅通孔及三維集成電路中硅通孔組的測試電路和方法,包括:激勵源,其與TSV的輸入端相連接,用于提供激勵信號;并聯的兩條電路支路,其與TSV的輸出端相連接,其中一電路支路包括反相器件,另一電路支路包括電平觸發器件和開關器件,開關器件用于控制電平觸發器件所處電路支路的通斷;第三電路支路,其與并聯的兩條電路支路的輸出端相連接,用于根據電路支路當前處于的導通或斷開狀態,予以相應的輸出;檢測電路支路,用于根據第三電路支路的輸出的信號表現,確定TSV是否存在開路缺陷或短路缺陷。本申請通過分析兩條電路支路輸出端的信號表現,來判斷TSV缺陷,實現采用同一套測試電路即可覆蓋開路缺陷和短路缺陷測試。

    【技術實現步驟摘要】

    本申請涉及集成電路測試
    ,具體涉及一種三維集成電路中硅通孔的測試方法及測試電路。
    技術介紹
    硅通孔(TSV,ThroughSiliconVia)是實現三維(3D)集成電路層間互連的一種組件,如圖1的(a)所示,TSV通常由金屬導體和絕緣保護層組成。TSV直接在硅材料中縱向穿過,連接位于不同層上的電路,大大減少三維集成電路的層間互連線長度,從而可有效提高電路性能。在TSV制造過程中很難免會引入一些物理缺陷。當前業界普遍關注的TSV缺陷主要包括開路缺陷和短路缺陷,如圖1的(a)和(b)所示。圖1中(b)所示開路缺陷主要是由于TSV金屬導體中的空洞、裂紋等造成,這些缺陷主要的電學表現為TSV阻值增大,嚴重時甚至導致TSV斷路。圖1中(c)所示短路缺陷的主要原因是TSV絕緣層中的針孔、雜質等,這些缺陷的主要電學表現為TSV到襯底的漏電流增大,嚴重時甚至導致TSV與襯底之間直接短路。由于TSV對于可靠的產品制造至關重要,因此,為了應對TSV質量缺陷,亟需加強TSV測試方法的研究。
    技術實現思路
    本申請的主要目的是,提供一種TSV測試方案,用于覆蓋三維集成電路中TSV開路缺陷和短路缺陷。根據本申請的第一方面,本申請實施例提供一種硅通孔的測試電路,包括:激勵源,其與所述硅通孔的輸入端相連接,用于為所述硅通孔提供激勵脈沖信號;并聯的兩條電路支路,其與所述硅通孔的輸出端相連接,其中一電路支路>包括反相器件,另一電路支路包括電平觸發器件和開關器件,所述開關器件用于控制所述電平觸發器件所處的所述另一電路支路的通斷;第三電路支路,其與所述并聯的兩條電路支路的輸出端相連接,用于根據所述另一電路支路當前處于的導通或斷開狀態,予以相應的輸出;檢測電路支路,其與所述第三電路支路的輸出端相連接,用于根據所述第三電路支路的輸出的信號表現,確定所述硅通孔是否存在開路缺陷或短路缺陷。在一實施例中,所述檢測電路支路包括:由第一與非門和第二與非門構成的第一JK觸發器,其中所述第一與非門的輸出為所述第二與非門的一個輸入,所述第二與非門的另一個輸入為所述第三電路支路的輸出,所述第二與非門的輸出為所述第一與非門的一個輸入,所述第一與非門的另一個輸入為經過非門的復位信號;由第一或非門和第二或非門構成的第二JK觸發器,其中所述第一或非門的輸出為所述第二或非門的一個輸入,所述第二或非門的另一個輸入為復位信號,所述第二或非門的輸出為所述第一或非門的一個輸入,所述第一或非門的另一個輸入為所述第三電路支路的輸出;或非門,所述或非門的一個輸入為所述第一JK觸發器的輸出,另一個輸入為所述第二JK觸發器的輸出,所述或非門輸出檢測結果。在另一實施例中,所述第三電路支路包括與門電路;所述反相器件包括高閾值反相器;所述電平觸發器件采用施密特觸發器實現,所述開關器件包括P溝道金屬氧化物半導體場效應晶體管。根據本申請的第二方面,本申請實施例提供一種硅通孔的測試方法,包括:向所述硅通孔的輸入端輸入激勵脈沖信號;提供并聯的兩條電路支路連接到所述硅通孔的輸出端,其中一電路支路包括反相器件,另一電路支路包括電平觸發器件和開關器件,所述開關器件控制所述電平觸發器件所處的所述另一電路支路的通斷;提供第三電路支路連接到所述并聯的兩條電路支路的輸出端,所述第三電路支路根據所述另一電路支路當前處于的導通或斷開狀態,予以相應的輸出;提供檢測電路支路連接到所述第三電路支路的輸出端,所述檢測電路支路根據所述第三電路支路的輸出的信號表現,確定所述硅通孔是否存在開路缺陷或短路缺陷。根據本申請的第三方面,本申請實施例提供一種三維集成電路中硅通孔組的測試電路,包括:與所述硅通孔組中每一個硅通孔對應的如上所述的硅通孔的測試電路,其中,所述硅通孔組中每一個硅通孔的激勵源為同一個或者不同,每一個硅通孔對應的所述檢測電路支路在所述硅通孔組中為同一個或者不同;與所述硅通孔組中每一個硅通孔相對應的多選器,所述多選器串接于所述激勵源與對應的硅通孔的輸入端之間,用于控制對應的硅通孔進入測試模式或正常模式,當所述多選器控制對應的硅通孔進入測試模式,所述對應的硅通孔的輸入為所述激勵源的輸出信號,當所述多選器控制對應的硅通孔進入正常模式,所述對應的硅通孔的輸入為正常功能信號;與所述硅通孔組中每一個硅通孔對應的開關部件,所述開關部件設置于對應的硅通孔的測試電路的第三電路支路的輸出端,用于當所述多選器控制對應的硅通孔進入測試模式,連通所述開關部件以獲取相應的硅通孔的測試輸出。根據本申請的第四方面,本申請實施例提供一種三維集成電路中硅通孔組的測試方法,使用如上所述的三維集成電路中硅通孔組的測試電路進行測試,以確定所述硅通孔組中每一個硅通孔是否存在開路缺陷或短路缺陷。本申請實施例將激勵信號經過TSV后的輸出信號同時施加到具有差異的兩條電路支路,通過分析兩條電路支路輸出端的信號表現,來判斷TSV缺陷,從而實現采用同一套測試電路即可覆蓋開路缺陷和短路缺陷測試,適用于TSV的綁定前和綁定后兩個階段的測試,進而為提高3D集成電路的成品率提供了可行的自動測試方法。附圖說明圖1示意性地示出了TSV及其開路缺陷和短路缺陷;圖2示意性地示出了TSV電路模型及其開路缺陷電路模型和短路缺陷電路模型;圖3示意性示出了本申請一實施例的單個TSV測試電路的框圖;圖4示意性示出了圖3所示實施例的一具體實現電路;圖5示意性示出了反相器通路波形、施密特觸發器電路波形和與門輸出端波形;圖6示意性示出了圖3所示實施例中斷開第二電路支路時進行的短路缺陷測試;圖7示意性示出了本申請一實施例的3D集成電路中TSV組的測試電路;圖8示意性示出了本申請實施例中涉及的檢測電路支路;圖9示意性示出了(a)TSV正常狀態下和(b)TSV中存在開路缺陷時高閾值反相器的輸入輸出信號變化的仿真結果;圖10示意性示出了脈沖寬度、TSV信號上升/下降時間與開路電阻之間關系的仿真結果;圖11示意性示出了TSV短路缺陷測試輸入輸出信號仿真效果;圖12示意性示出了TSV輸出電壓與TSV短路電阻之間的關系;圖13的(a)示意性示出了采用與非門實現的JK觸發器的輸出信號,(b)示意性示出了采用或非門實現的JK觸發器的輸出信號;圖14示意性示出了測試準確度隨NMOS管寬度改變。具體實施方式由于三維集成電路工藝過程的特本文檔來自技高網...
    <a  title="硅通孔及三維集成電路中硅通孔組的測試電路及方法原文來自X技術">硅通孔及三維集成電路中硅通孔組的測試電路及方法</a>

    【技術保護點】
    一種硅通孔的測試電路,其特征在于,包括:激勵源,其與所述硅通孔的輸入端相連接,用于為所述硅通孔提供激勵脈沖信號;并聯的兩條電路支路,其與所述硅通孔的輸出端相連接,其中一電路支路包括反相器件,另一電路支路包括電平觸發器件和開關器件,所述開關器件用于控制所述電平觸發器件所處的所述另一電路支路的通斷;第三電路支路,其與所述并聯的兩條電路支路的輸出端相連接,用于根據所述另一電路支路當前處于的導通或斷開狀態,予以相應的輸出;檢測電路支路,其與所述第三電路支路的輸出端相連接,用于根據所述第三電路支路的輸出的信號表現,確定所述硅通孔是否存在開路缺陷或短路缺陷。

    【技術特征摘要】
    1.一種硅通孔的測試電路,其特征在于,包括:
    激勵源,其與所述硅通孔的輸入端相連接,用于為所述硅通孔提供激勵脈
    沖信號;
    并聯的兩條電路支路,其與所述硅通孔的輸出端相連接,其中一電路支路
    包括反相器件,另一電路支路包括電平觸發器件和開關器件,所述開關器件用
    于控制所述電平觸發器件所處的所述另一電路支路的通斷;
    第三電路支路,其與所述并聯的兩條電路支路的輸出端相連接,用于根據
    所述另一電路支路當前處于的導通或斷開狀態,予以相應的輸出;
    檢測電路支路,其與所述第三電路支路的輸出端相連接,用于根據所述第
    三電路支路的輸出的信號表現,確定所述硅通孔是否存在開路缺陷或短路缺陷。
    2.如權利要求1所述的測試電路,其特征在于,所述另一電路支路當前處
    于導通狀態時,所述第三電路支路的輸出端的脈沖寬度為所述硅通孔的輸出端
    的信號延遲與所述兩條電路支路的輸出的延遲差的總和,所述檢測電路支路判
    斷所述第三電路支路的輸出端的脈沖寬度是否在合理范圍內,如果在合理范圍
    內,則所述硅通孔不存在開路缺陷,如果超出合理范圍,則所述硅通孔存在開
    路缺陷;
    所述另一電路支路當前處于斷開狀態時,所述硅通孔的輸出端僅通過所述
    反相器件輸出至所述第三電路支路的輸入端,所述檢測電路支路判斷所述第三
    電路支路的輸出端與所述硅通孔的輸入端的電平是否相反,如果不相反,則所
    述硅通孔存在短路缺陷,如果相反,則所述硅通孔不存在短路缺陷。
    3.如權利要求1所述的測試電路,其特征在于所述檢測電路支路包括:
    由第一與非門和第二與非門構成的第一JK觸發器,其中所述第一與非門的
    輸出為所述第二與非門的一個輸入,所述第二與非門的另一個輸入為所述第三
    電路支路的輸出,所述第二與非門的輸出為所述第一與非門的一個輸入,所述
    第一與非門的另一個輸入為經過非門的復位信號;
    由第一或非門和第二或非門構成的第二JK觸發器,其中所述第一或非門的
    輸出為所述第二或非門的一個輸入,所述第二或非門的另一個輸入為所述復位
    信號,所述第二或非門的輸出為所述第一或非門的一個輸入,所述第一或非門
    的另一個輸入為所述第三電路支路的輸出;
    或非門,所述或非門的一個輸入為所述第一JK觸發器的輸出,另一個輸入
    為所述第二JK觸發器的輸出,所述或非門輸出檢測結果。
    4.如權利要求1所述的測試電路,其特征在于,所述第三電路支路包括與

    \t門電路;所述反相器件包括高閾值反相器;所述電平觸發器件采用施密特觸發
    器實現,所述開關器件包括P溝道金屬氧化物半導體場效應晶體管。
    5.一種硅通孔的測試方法,其特征在于,包括:
    向所述硅通孔的輸入端輸入激勵脈沖信號;
    提供并聯的兩條電路支路連接到所述硅通孔的輸出端,其中一電路支路包
    括反相器件,另一電路支路包...

    【專利技術屬性】
    技術研發人員:崔小樂井兵強金玉豐
    申請(專利權)人:北京大學深圳研究生院
    類型:發明
    國別省市:廣東;44

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 国产福利无码一区在线 | 无码人妻少妇色欲AV一区二区| 精品久久亚洲中文无码| 无码精油按摩潮喷在播放| 日韩免费无码一区二区视频| 国产午夜片无码区在线播放| 免费A级毛片无码免费视| 色综合久久中文字幕无码| 精品无码综合一区| 精品无码综合一区二区三区 | 亚洲AV无码专区在线电影成人 | 精品无码三级在线观看视频 | 最新亚洲人成无码网www电影| 亚洲AV无码成人专区片在线观看| 精品久久久无码人妻中文字幕豆芽| 亚洲av无码av制服另类专区| AV无码小缝喷白浆在线观看 | 亚洲国产精品无码久久一线| 免费无码国产在线观国内自拍中文字幕| 精品少妇无码AV无码专区| 日韩精品无码免费专区午夜| 蕾丝av无码专区在线观看| 亚洲色无码国产精品网站可下载| 色综合久久久久无码专区| 人妻AV中出无码内射| 精品无人区无码乱码大片国产| 国产精品无码一区二区在线观| 中文无码热在线视频| 亚洲午夜无码久久| 亚洲日韩国产二区无码 | 亚洲AV中文无码乱人伦在线视色| 人妻无码久久精品人妻| 老司机无码精品A| 国产成人无码精品久久二区三区| 毛片一区二区三区无码| 无码任你躁久久久久久老妇| 人妻无码一区二区三区四区| 亚洲AV无码乱码在线观看| 久久无码人妻精品一区二区三区| 在线精品无码字幕无码AV| 亚洲AV无码国产精品麻豆天美|