• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    正裝芯片級白光LED燈絲光源及其封裝方法技術

    技術編號:14061030 閱讀:136 留言:0更新日期:2016-11-27 17:38
    本發明專利技術公開了一種正裝芯片級白光LED燈絲光源及其封裝方法,燈絲光源包括透明基板、多個外延芯片及熒光粉膜,所述透明基板上設置有線路焊盤,在該透明基板對應外延芯片大小的線路焊盤上設置有多個導電層,所述多個外延芯片覆晶在相應對位的該透明基板的多個導電層上,且每個正裝芯片上均貼覆壓合有所述熒光粉膜。本發明專利技術利用特別設計的加大電極及把另一有電極高度差的一端電極進行電極化鍍金,讓外延芯片電極具有較大的面積及同一高度,增加制程簡易化,且直接貼覆壓合熒光粉膜,形成可直接發白光的白光芯片,可解決熒光粉膠應用過程中的沉淀問題,增加燈絲產品的利用率。

    【技術實現步驟摘要】

    本專利技術涉及LED照明的
    ,特別是指一種正裝芯片級白光LED燈絲光源及其封裝方法
    技術介紹
    傳統照明燈具的燈絲一般由鎢絲等可直接發光的金屬絲構成,這類燈絲普遍存在著壽命短、功耗大等缺陷,且一般僅能發出黃色光,顯色性較差。由于LED具有節能、高壽命、高光效、環保、固態封裝等特點,LED照明市場將逐漸取代傳統的照明燈具而進入各種應用領域。因此,市面上出現了一系列類似鎢絲設計的LED 光源燈絲,用來組裝成LED 球泡燈和蠟燭燈后,效果非常不錯。但現有燈絲光源需要進行固晶,焊線,封膠的過程。其中的焊線部分由于需打上金線進行導通,造成芯片出通的遮擋,亮度會降低。另外后制程的封膠,需要先進行熒光膠的預置備,用點膠方式進行涂布時間較長,膠中的熒光粉將會沉淀,造成封裝好后的燈絲色溫變動過大,可用的成品率過低 。有鑒于此,本設計人針對上述LED燈絲光源結構設計上未臻完善所導致的諸多缺失及不便,而深入構思,且積極研究改良試做而開發設計出本專利技術。
    技術實現思路
    本專利技術的目的在于解決現有技術中熒光粉沉淀導致封裝好后的燈絲色溫變動過大,可用的成品率低,以及由于金線遮擋,導致芯片亮度降低等問題,而提供一種正裝芯片級白光LED燈絲光源及其封裝方法。為了達成上述目的,本專利技術的解決方案是:一種正裝芯片級白光LED燈絲光源,其包括透明基板、多個外延芯片及熒光粉膜,所述透明基板上設置有線路焊盤,各外延芯片包括襯底、N電子層、P電子層、及保護層;N電子層設于襯底的一面上,該N電子層具有高端及低端,所述P電子層設于該N電子層的高端上,該P電子層上設有P電極,N電子層的低端上設有N電極,該P電極的頂端與N電極的頂端平齊,所述保護層包覆在P電極及N電極的外側,所述P電極及所述N電極的面積分別占該外延芯片面積的1/8-1/3,在該透明基板對應外延芯片大小的線路焊盤上設置有多個與該外延芯片的P電極及N電極對應的導電層,所述各外延芯片的P電極及N電極覆晶在透明基板的導電層上,所述熒光粉膜貼覆壓合在各外延芯片的襯底另一面及該外延芯片的四個側面上。所述導電層為金、銀、錫、鎳及對應的合金中的任意一種。所述各外延芯片位于透明基板的線路焊盤的不同位置,外延芯片大則與相鄰外延芯片的相對位置間距大,芯片小則與相鄰外延芯片的相對位置間距小,間距比例為外延芯片大小的1至5倍。所述各外延芯片的P電極與N電極呈對角線對稱或呈水平邊對稱。所述各外延芯片的P電極及N電極的面積相等。所述外延芯片的P電極及N電極的面積為一大一小。一種正裝芯片級白光LED燈絲光源的封裝方法,其包括以下步驟:步驟1:于透明基板對應外延芯片大小的線路焊盤上,進行銀膠或錫膏的涂覆;步驟2:利用固晶機將貼有熒光粉膜的直接發白光外延芯片的P電極及N電極覆晶在相應對位的透明基板的銀膠或錫膏上;步驟3:進行預成型支架的貼合 ;步驟4:進行回焊或烤箱烘烤;步驟5:將烘烤完成的帶外延芯片的透明基板切割成燈絲光源需要的長度。進一步,步驟1中,所述銀膠或錫膏的涂覆采用印刷或者涂布的方式。進一步,步驟1中,各外延芯片位于透明基板的線路焊盤的不同位置,外延芯片大則與相鄰外延芯片的相對位置間距大,芯片小則與相鄰外延芯片的相對位置間距小,間距比例為外延芯片大小的1至5倍。進一步,步驟5中,所述帶有外延芯片的透明基板的切割是利用激光或鉆石刀切割機。一種如權利要求1所述的正裝芯片級白光LED燈絲光源的封裝方法,其包括以下步驟:步驟1:于透明基板對應外延芯片大小的線路焊盤上,進行銀膠或錫膏的涂覆,涂覆面積為外延芯片面積的1/8-1/3;步驟2:利用固晶機將外延芯片的P電極及N電極覆晶在相應對位的透明基板的銀膠或錫膏上,各外延芯片的P電極及N電極的電極面積為該外延芯片面積的1/8-1/3;步驟3:進行預成型支架的貼合 ;步驟4:進行回焊或烤箱烘烤;步驟5:利用預制熒光粉膜貼覆在透明基板及外延芯片上;步驟6:利用紅外線或真空烤箱進行烘烤;步驟7:將烘烤完成的帶外延芯片的透明基板切割成燈絲光源需要的長度。采用上述結構后,本專利技術正裝芯片級白光LED燈絲光源及其封裝方法是利用預先制備好電極特別設計的加大電極的正裝外延芯片,及把外延芯片另一有電極高度差的一端電極進行電極化鍍金制程,讓各外延芯片具有較大的面積及同一高度,如此可增加制程簡易化,且增大電極面積可使導熱更好,并可提高生產良率,將預先制作好的薄層熒光粉膜,直接貼覆壓合在外延芯片上,形成可直接可發白光的芯片級芯片,具有良好穩定色溫的熒光粉膜,可解決熒光粉膠應用過程中的沉淀問題。同時 ,本專利技術不需要金線的焊接,利用直接印刷或涂布錫膏或銀膠進行導通,縮短制程時間,減低焊接的虛焊斷路產生的不良率,直接熒光粉膜貼覆壓合,減低因為熒光粉沉淀的光學特性變動不良,增加燈絲產品的可用率。與現有LED燈絲光源相較,本專利技術與現有結構功能不同: 本專利技術為不需進行金線焊接,該燈絲光源的各外延芯片為五面發光,外延芯片有效發光面完全覆蓋,發光范圍更大,且熒光粉膜直接貼覆不需進行配膠,點膠,發光均勻,不易漏藍光,避免熒光粉沉淀。本專利技術與現有結構結構不同 : 直接進行支架貼合,無須后續獨立的支架貼合或像目前的燈絲支架基板先切割成小片再貼合在支架上的不連續性。本專利技術工藝簡單,可以免貼片,可以有效的降低成本。附圖說明圖1為本專利技術正裝芯片級白光LED燈絲光源的側視圖。圖2為本專利技術外延芯片的正視圖。圖3為本專利技術外延芯片的側視圖。圖4為本專利技術外延芯片貼覆熒光粉膜形成白光芯片的側視圖。圖5為本專利技術外延芯片貼覆熒光粉膜形成白光芯片的正視圖。圖6為本專利技術透明基板未切割狀態的俯視圖。圖7為本專利技術正裝芯片級白光LED燈絲光源未切割狀態的局部俯視圖。圖8為本專利技術正裝芯片級白光LED燈絲光源的封裝流程的側視圖。圖9為本專利技術正裝芯片級白光LED燈絲光源的封裝流程的俯視圖。圖10為本專利技術封裝流程的另一實施方式流程圖。具體實施方式為了進一步解釋本專利技術的技術方案,下面通過具體實施例來對本專利技術進行詳細闡述。如圖1至圖7所示,本專利技術揭示了一種正裝芯片級白光LED燈絲光源,其包括透明基板10、多個外延芯片20及熒光粉膜30,所述透明基板10上設置有線路焊盤11,各外延芯片20包括襯底21、N電子層22、P電子層23、及保護層24;N電子層22設于襯底21的一面上,該N電子層22具有高端及低端,所述P電子層23設于該N電子層22的高端上,該P電子層23上設有P電極231,N電子層22的低端上設有N電極221,該P電極231的頂端與N電極221的頂端平齊,所述保護層24包覆在P電極231及N電極221的外側,所述P電極231及所述N電極221的面積分別占該外延芯片20面積的1/8-1/3,在該透明基板10對應外延芯片20大小的線路焊盤上設置有多個與該外延芯片20的P電極231及N電極221對應的導電層40,所述導電層可為錫膏或者銀膠,所述各外延芯片20的P電極231及N電極221覆晶在透明基板10的導電層40上,所述熒光粉膜30貼覆壓合在各外延芯片20的襯底21另一面及該外延芯片20的四個側面上。所述各外延芯片20位于透明基板10的線路焊盤11的不同位置,外延芯片20大則與相鄰外延芯片20的相對位置間距大,外延芯片20小則與相鄰外本文檔來自技高網...
    正裝芯片級白光LED燈絲光源及其封裝方法

    【技術保護點】
    一種正裝芯片級白光LED燈絲光源,其特征在于,包括:透明基板、多個外延芯片及熒光粉膜,所述透明基板上設置有線路焊盤,各外延芯片包括襯底、N電子層、P電子層、及保護層;N電子層設于襯底的一面上,該N電子層具有高端及低端,所述P電子層設于該N電子層的高端上,該P電子層上設有P電極,N電子層的低端上設有N電極,該P電極的頂端與N電極的頂端平齊,所述保護層包覆在P電極及N電極的外側,所述P電極及所述N電極的面積分別占該外延芯片面積的1/8?1/3,在該透明基板對應外延芯片大小的線路焊盤上設置有多個與該外延芯片的P電極及N電極對應的導電層,所述各外延芯片的P電極及N電極覆晶在透明基板的導電層上,所述熒光粉膜貼覆壓合在各外延芯片的襯底另一面及該外延芯片的四個側面上。

    【技術特征摘要】
    1.一種正裝芯片級白光LED燈絲光源,其特征在于,包括:透明基板、多個外延芯片及熒光粉膜,所述透明基板上設置有線路焊盤,各外延芯片包括襯底、N電子層、P電子層、及保護層;N電子層設于襯底的一面上,該N電子層具有高端及低端,所述P電子層設于該N電子層的高端上,該P電子層上設有P電極,N電子層的低端上設有N電極,該P電極的頂端與N電極的頂端平齊,所述保護層包覆在P電極及N電極的外側,所述P電極及所述N電極的面積分別占該外延芯片面積的1/8-1/3,在該透明基板對應外延芯片大小的線路焊盤上設置有多個與該外延芯片的P電極及N電極對應的導電層,所述各外延芯片的P電極及N電極覆晶在透明基板的導電層上,所述熒光粉膜貼覆壓合在各外延芯片的襯底另一面及該外延芯片的四個側面上。2.如權利要求1所述的正裝芯片級白光LED燈絲光源,其特征在于:所述導電層為金、銀、錫、鎳及對應的合金中的任意一種。3.如權利要求1所述的正裝芯片級白光LED燈絲光源,其特征在于:所述各外延芯片位于透明基板的線路焊盤的不同位置,外延芯片大則與相鄰外延芯片的相對位置間距大,芯片小則與相鄰外延芯片的相對位置間距小,間距比例為外延芯片大小的1至5倍。4.如權利要求1所述的正裝芯片級白光LED燈絲光源,其特征在于:所述各外延芯片的P電極與N電極呈對角線對稱或呈水平邊對稱。5.如權利要求1所述的正裝芯片級白光LED燈絲光源,其特征在于:所述各外延芯片的P電極及N電極的面積相等。6.如權利要求1所述的正裝芯片級白光LED燈絲光源,其特征在于:所述外延芯片的P電極及N電極的面積為一大一小。7.一種如權利要求1所述的正裝芯片級白光LED燈...

    【專利技術屬性】
    技術研發人員:鄭敏
    申請(專利權)人:廈門忠信達工貿有限公司
    類型:發明
    國別省市:福建;35

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 国产在线无码精品电影网 | 91久久九九无码成人网站| 国产精品无码一本二本三本色| 国内精品久久久久久无码不卡 | 免费无码又爽又刺激聊天APP | 无码任你躁久久久久久久| 亚洲AV无码成人精品区天堂| 激情射精爆插热吻无码视频 | 少妇无码一区二区二三区| 国产嫖妓一区二区三区无码| 久久久久亚洲AV片无码下载蜜桃| 精品无码一区二区三区水蜜桃| 久久久久久久人妻无码中文字幕爆| 一本大道无码日韩精品影视_| 久久久久亚洲av无码专区 | 蜜桃成人无码区免费视频网站 | 无码人妻精品中文字幕| 黑人无码精品又粗又大又长| 免费无码精品黄AV电影| 无码av高潮喷水无码专区线| 亚洲爆乳无码专区| 国产日韩精品中文字无码| 手机在线观看?v无码片| 无码av专区丝袜专区| 久久亚洲中文无码咪咪爱| 无码国产精成人午夜视频一区二区| 成人无码一区二区三区| 无码专区一va亚洲v专区在线 | 日韩激情无码免费毛片| 久久中文字幕无码一区二区| 无码一区二区三区AV免费| 内射精品无码中文字幕| 亚洲精品无码成人片久久不卡| 亚洲精品无码不卡| 中文无码不卡的岛国片| 亚洲GV天堂GV无码男同| 无码粉嫩虎白一线天在线观看| 无码中文字幕av免费放| 国产精品午夜无码av体验区| 亚洲区日韩区无码区| 中文字幕丰满乱子伦无码专区|