【技術實現步驟摘要】
六輸入端組合邏輯電路的晶體管級實現方案的電路
本專利技術涉及一種組合邏輯的電路,特別是涉及一種六輸入端組合邏輯電路的晶體管級實現方案的電路。
技術介紹
現有技術實現該六輸入端組合邏輯電路的晶體管級實現方案的電路存在以下缺點和不足之處:一,電路復雜、所需邏輯門數目較多現有技術要實現邏輯Y=~((A+B)·(C+D)·(E+F)),經硬件描述語言Verilog代碼編輯,然后綜合后會是如圖2所示:分三級來實現,其調用了1個反相器、1個3輸入端或非門和3個2輸入端或非門。二,信號傳輸延遲大信號經此三級門的傳輸,由于門本身固有的延遲,從輸入到輸出的總的傳輸延遲加大。輸入到輸出的傳輸延遲太大,對于頻率高,對信號延遲大小很關心的電路將會是致命的。三,所需電路成本高由于現有電路使用了1個反相器(1PMOS+1NMOS共2個晶體管)、1個3輸入端或非門(3PMOS+3NMOS共6個晶體管)和3個2輸入端或非門(2PMOS+2NMOS共4個晶體管),這總體是需要20個晶體管的,由于晶體管數目較多,導致其所占用的硅片面積較大。
技術實現思路
本專利技術所要解決的技術問題是提供一種六輸入端組合邏輯電路的晶體管級實現方案的電路,其削減晶體管數目,本方案只需要12個晶體管,這達到了降低晶體管數目的目的,最終實現了達到同樣的邏輯功能所占用的硅片面積的大幅削減的目的。本專利技術是通過下述技術方案來解決上述技術問題的:一種六輸入端組合邏輯電路的晶體管級實現方案的電路,其特征在于,其包括第一三極管、第二三極管、第三三極管、第四三極管、第五三極管、第六三極管、第七三極管、第八三極管、第九三極管、第 ...
【技術保護點】
一種六輸入端組合邏輯電路的晶體管級實現方案的電路,其特征在于,其包括第一三極管、第二三極管、第三三極管、第四三極管、第五三極管、第六三極管、第七三極管、第八三極管、第九三極管、第十三極管、第十一三極管、第十二三極管,第一三極管的柵極與第七三極管的柵極連接,第一三極管的源極、第二三極管的源極、第三三極管的源極分別都與第四三極管的漏極、第五三極管的漏極與第六三極管的漏極連接,第一三極管的漏極、第二三極管的漏極、第三三極管的漏極相連接,第二三極管的柵極與第九三極管的柵極連接,第三三極管的柵極與第十一三極管的柵極連接,第四三極管的柵極與第八三極管柵極連接,第四三極管的源極、第五三極管的源極、第六三極管的源極都與第七三極管的漏極、第八三極管的漏極連接,第五三極管的柵極與第十三極管的柵極連接,第六三極管的柵極與第十二三極管的柵極連接,第七三極管的源極與第八三極管的源極、第九三極管的漏極、第十三極管的漏極都連接,第九三極管的源極與第十三極管的源極、第十一三極管的漏極、第十二三極管的漏極都連接,第十一三極管的源極和第十二三極管的源極都接地。
【技術特征摘要】
1.一種六輸入端組合邏輯電路的晶體管級實現方案的電路,其特征在于,其包括第一三極管、第二三極管、第三三極管、第四三極管、第五三極管、第六三極管、第七三極管、第八三極管、第九三極管、第十三極管、第十一三極管、第十二三極管,第一三極管的柵極與第七三極管的柵極連接,第一三極管的源極、第二三極管的源極、第三三極管的源極分別都與第四三極管的漏極、第五三極管的漏極與第六三極管的漏極連接,第一三極管的漏極、第二三極管的漏極、第三三極管的漏極相連接,第二三極管的柵極與第九三極管的柵極連接,第三三極管的柵極與第十一三極管的柵極連接,第四三極管的柵極與第八三極管柵極連接,第四三極管的源極、第五三極管的源極、第六三...
【專利技術屬性】
技術研發人員:唐立偉,任軍,
申請(專利權)人:合肥恒爍半導體有限公司,
類型:發明
國別省市:安徽,34
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。