The invention provides a starting signal generating circuit, a drive method and a display device. The starting signal generating circuit includes a pull-down node control unit; the pull-up control node control unit for potential control of the pull-up control node in the control of the first clock signal input, the input clock signal and the second end of the 2n clock signal input end of the pull-up node; control unit; storage unit. Connected between the pull-up node and the start signal output end; and the starting signal output unit; n is more than 1 and less than or equal to N integer, N 1 integer greater than. The invention saves the space of additional starting signal output and starting signal routing.
【技術實現步驟摘要】
起始信號生成電路、驅動方法和顯示裝置
本專利技術涉及顯示驅動
,尤其涉及一種起始信號生成電路、驅動方法和顯示裝置。
技術介紹
現有的GOA(GateOnArray,陣列基板行驅動)電路需要在陣列基板上單獨設置一根為柵極驅動單元提供起始信號STV的走線,而無法利用現有的走線既可以為柵極驅動單元提供起始信號,從而存在為了提供起始信號還需設置額外的起始信號輸出端,從而需要增加相應的起始信號走線的問題,增加了額外的起始信號輸出端和起始信號走線的空間。
技術實現思路
本專利技術的主要目的在于提供一種起始信號生成電路、驅動方法和顯示裝置,解決現有技術中為了提供起始信號還需設置額外的起始信號輸出端,從而需要增加相應的起始信號走線的問題。為了達到上述目的,本專利技術提供了一種起始信號生成電路,用于為GOA電路提供起始信號,所述GOA電路分別與2N個時鐘信號輸入端、第一電平輸入端和第二電平輸入端連接,N為大于1的整數,所述起始信號生成電路包括:下拉節點控制單元,分別與下拉節點和上拉節點連接,用于在所述上拉節點的控制下控制所述下拉節點的電位;上拉控制節點控制單元,分別與第一時鐘信號輸入端、第二時鐘信號輸入端和第2n時鐘信號輸入端和上拉控制節點連接,用于在所述第一時鐘信號輸入端、第二時鐘信號輸入端和第2n時鐘信號輸入端的控制下控制所述上拉控制節點的電位;上拉節點控制單元,分別與所述上拉節點、所述上拉控制節點、所述下拉節點和所述第二時鐘信號輸入端連接,用于在所述上拉控制節點、所述下拉節點和所述第二時鐘信號輸入端的控制下,控制所述上拉節點的電位;存儲單元,連接于所述上拉節點與起始 ...
【技術保護點】
一種起始信號生成電路,用于為GOA電路提供起始信號,所述GOA電路分別與2N個時鐘信號輸入端、第一電平輸入端和第二電平輸入端連接,N為大于1的整數,其特征在于,所述起始信號生成電路包括:下拉節點控制單元,分別與下拉節點和上拉節點連接,用于在所述上拉節點的控制下控制所述下拉節點的電位;上拉控制節點控制單元,分別與第一時鐘信號輸入端、第二時鐘信號輸入端和第2n時鐘信號輸入端和上拉控制節點連接,用于在所述第一時鐘信號輸入端、第二時鐘信號輸入端和第2n時鐘信號輸入端的控制下控制所述上拉控制節點的電位;上拉節點控制單元,分別與所述上拉節點、所述上拉控制節點、所述下拉節點和所述第二時鐘信號輸入端連接,用于在所述上拉控制節點、所述下拉節點和所述第二時鐘信號輸入端的控制下,控制所述上拉節點的電位;存儲單元,連接于所述上拉節點與起始信號輸出端之間;以及,起始信號輸出單元,分別與所述上拉節點、所述下拉節點、所述第二時鐘信號輸入端、起始信號輸出端、所述第一電平輸入端和所述第二電平輸入端連接,用于在所述上拉節點、所述下拉節點和所述第二時鐘信號輸入端的控制下,控制所述起始信號輸出端與所述第一電平輸入端連接或控制 ...
【技術特征摘要】
1.一種起始信號生成電路,用于為GOA電路提供起始信號,所述GOA電路分別與2N個時鐘信號輸入端、第一電平輸入端和第二電平輸入端連接,N為大于1的整數,其特征在于,所述起始信號生成電路包括:下拉節點控制單元,分別與下拉節點和上拉節點連接,用于在所述上拉節點的控制下控制所述下拉節點的電位;上拉控制節點控制單元,分別與第一時鐘信號輸入端、第二時鐘信號輸入端和第2n時鐘信號輸入端和上拉控制節點連接,用于在所述第一時鐘信號輸入端、第二時鐘信號輸入端和第2n時鐘信號輸入端的控制下控制所述上拉控制節點的電位;上拉節點控制單元,分別與所述上拉節點、所述上拉控制節點、所述下拉節點和所述第二時鐘信號輸入端連接,用于在所述上拉控制節點、所述下拉節點和所述第二時鐘信號輸入端的控制下,控制所述上拉節點的電位;存儲單元,連接于所述上拉節點與起始信號輸出端之間;以及,起始信號輸出單元,分別與所述上拉節點、所述下拉節點、所述第二時鐘信號輸入端、起始信號輸出端、所述第一電平輸入端和所述第二電平輸入端連接,用于在所述上拉節點、所述下拉節點和所述第二時鐘信號輸入端的控制下,控制所述起始信號輸出端與所述第一電平輸入端連接或控制所述起始信號輸出端與所述第二電平輸入端連接;n為大于1而小于等于N的整數。2.如權利要求1所述的起始信號生成電路,其特征在于,在每一幀顯示時間段內,每個時鐘信號輸入端輸入的時鐘信號的周期T相等,相鄰后一個時鐘信號比相鄰前一個時鐘信號周期延遲T/2N。3.如權利要求1或2所述的起始信號生成電路,其特征在于,所述下拉節點控制單元還分別與第一電平輸入端和第二電平輸入端連接,具體用于當所述上拉節點的電位為第一電平時控制所述下拉節點與第二電平輸入端連接,當所述上拉節點的電位為第二電平時控制所述下拉節點與所述第一電平輸入端連接;所述上拉控制節點控制單元還與所述第二電平輸入端連接,具體用于在第一時鐘信號輸入端輸入第一電平而第二時鐘信號輸入端和第2n時鐘信號輸入端都輸入第二電平時控制所述上拉控制節點與所述第一時鐘信號輸入端連接,并用于當所述第二時鐘信號輸入端輸入第一電平和/或第2n時鐘信號輸入端輸入第一電平時控制所述上拉控制節點與所述第二電平輸入端連接。4.如權利要求3所述的起始信號生成電路,其特征在于,所述下拉節點控制單元包括:第一下拉節點控制晶體管,柵極與所述上拉節點連接,第一極與下拉控制節點連接,第二極與所述第二電平輸入端連接;第二下拉節點控制晶體管,柵極與所述上拉節點連接,第一極與所述下拉節點連接,第二極與所述第二電平輸入端連接;第三下拉節點控制晶體管,柵極和第一極都與所述第一電平輸入端連接,第二極與所述下拉控制節點連接;以及,第四下拉節點控制晶體管,柵極與所述下拉控制節點連接,第一極與所述第一電平輸入端連接,第二極與所述下拉節點連接。5.如權利要求3所述的起始信號生成電路,其特征在于,所述上拉控制節點控制單元包括:上拉控制晶體管,柵極和第一極都與所述第一時鐘信號輸入端連接,第二極與所述上拉控制節點連接;第一上拉控制節點控制晶體管,柵極與所述第二時鐘信號輸入端連接,第一極與所述上拉控制節點連接,第二極與所述第二電平輸入端連接;以及,第n上拉控制節點控制晶體管,柵極與所述第2n時鐘信號輸入端連接,第一極與所述上拉控制節點連接,第二極與所述第二電平輸入端連接。6.如權利要求1或2所述的起始信號生成電路,其特征在于,所述上拉節點控制單元還分別與所述第一電平輸入端和所述第...
【專利技術屬性】
技術研發人員:栗峰,王寶強,蘇秋杰,
申請(專利權)人:京東方科技集團股份有限公司,北京京東方顯示技術有限公司,
類型:發明
國別省市:北京,11
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。