• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    單晶硅晶體管CMOS驅動顯示的像素補償電路及顯示設備制造技術

    技術編號:15725756 閱讀:560 留言:0更新日期:2017-06-29 16:09
    單晶硅晶體管CMOS驅動顯示的像素補償電路及顯示設備,包括驅動晶體管;電容;第一開關單元,其第一端用于輸入數據信號;第二開關單元,其第一端用于輸入第一基準電壓;第三開關單元,其第一端用于輸入第二基準電壓;第四開關單元,其第一端與工作電壓端電氣連接,其第二端與驅動晶體管的源極電氣連接;第五開關單元,其第一端與第一開關單元的第二端電氣連接,其第二端與第二開關單元的第二端電氣連接;第一控制信號從第一、二、三開關單元的第三端輸入,第一控制信號從第四、五開關單元的第三端輸入或者第二控制信號從第四、五開關單元的第三端輸入。它能避免閾值電壓在發光過程中的漂移對發光器件造成影響,以達到顯示均勻、亮度一致的目的。

    【技術實現步驟摘要】
    單晶硅晶體管CMOS驅動顯示的像素補償電路及顯示設備
    本專利技術涉及像素補償技術,具體涉及單晶硅晶體管CMOS驅動顯示的像素補償電路及顯示設備。
    技術介紹
    OLED能夠發光是由驅動晶體管DM產生的電流所驅動,因為輸入相同的灰階電壓時,不同的閾值電壓Vth會產生不同的驅動電流,造成驅動電流的不一致性,同時遷移率u也會不均,造成電流的不一致性。玻璃面板TFT驅動顯示時,TFT制程上閾值電壓Vth的均勻性非常差,同時閾值電壓Vth也有漂移,遷移率u也不均,工作電壓Vdd的IR-drop(電流乘以電阻引起的壓降)也一直存在,如此傳統的2T1C電路亮度均勻性一直很差。單晶硅wafermos驅動顯示時,也會存在一些輕微的閾值電壓Vth、遷移率u不均,還存在電流不匹配的問題,Vdd的IR-drop也一直存在。如此,傳統的2T1C電路均一性不好,同時PPI一直很低。玻璃面板受制于成本和制程,采用單一類型的TFT驅動,如LTPS采用PTFT,IGZO為NTFT。單晶硅wafer的工藝本來就是CMOS工藝,所以通常采用CMOS驅動。為此,期望尋求一種技術方案,以至少減輕上述問題。
    技術實現思路
    本專利技術要解決的技術問題是,提供一種能消除驅動晶體管的閾值電壓不均勻的單晶硅晶體管CMOS驅動顯示的像素補償電路及顯示設備。為解決上述技術問題,本專利技術采用下述技術方案。一種單晶硅晶體管CMOS驅動顯示的像素補償電路,包括:驅動晶體管,其漏極與發光器件的陽極電氣連接;電容,其一端與所述驅動晶體管的源極電氣連接;第一開關單元,其第一端用于輸入數據信號,其第二端與所述電容的另一端電氣連接;第二開關單元,其第一端用于輸入第一基準電壓,其第二端與所述驅動晶體管的柵極電氣連接;第三開關單元,其第一端用于輸入第二基準電壓,其第二端與所述驅動晶體管的漏極電氣連接;第四開關單元,其第一端與工作電壓端電氣連接,其第二端與所述驅動晶體管的源極電氣連接;第五開關單元,其第一端與所述第一開關單元的第二端電氣連接,其第二端與所述第二開關單元的第二端電氣連接;其中,第一控制信號從所述第一、二、三開關單元的第三端輸入控制相應的第一端、第二端連通或斷開,第一控制信號從所述第四、五開關單元的第三端輸入控制相應的第一端、第二端連通或斷開或者第二控制信號從所述第四、五開關單元的第三端輸入控制相應的第一端、第二端連通或斷開;所述發光器件的陰極與公共接地極電氣連接。所述第一開關單元包括第一晶體管,該第一晶體管的源極作為該第一開關單元的第一端,該第一晶體管的漏極作為該第一開關單元的第二端,該第一晶體管的柵極作為該第一開關單元的第三端。所述第二開關單元包括第二晶體管,該第二晶體管的源極作為該第二開關單元的第一端,該第二晶體管的漏極作為該第二開關單元的第二端,該第二晶體管的柵極作為該第二開關單元的第三端。所述第三開關單元包括第三晶體管,該第三晶體管的源極作為該第三開關單元的第一端,該第三晶體管的漏極作為該第三開關單元的第二端,該第三晶體管的柵極作為該第三開關單元的第三端。所述第四開關單元包括第四晶體管,該第四晶體管的漏極作為該第四開關單元的第一端,該第四晶體管的源極作為該第四開關單元的第二端,該第四晶體管的柵極作為該第四開關單元的第三端。所述第五開關單元包括第五晶體管,該第五晶體管的漏極作為該第五開關單元的第一端,該第五晶體管的源極作為該第五開關單元的第二端,該第五晶體管的柵極作為該第五開關單元的第三端。所述第一基準電壓與所述第二基準電壓相等或不相等。一種顯示設備,包括上述單晶硅晶體管CMOS驅動顯示的像素補償電路。本專利技術具有下述有益技術效果。本專利技術能補償不同驅動晶體管柵源電壓/不同驅動晶體管漏源電壓下的閾值電壓和遷移率,這樣可以針對實際顯示時顯示效果差的灰階段進行精確補償,即在普通補償的基礎上再消除驅動晶體管漏源電壓的影響及驅動晶體管初始柵源電壓的影響,這樣使發光器件的驅動電流達到一致以及遷移率均勻,避免閾值電壓在發光過程中的漂移對發光器件造成影響,以達到顯示均勻、亮度一致的目的,顯示效果更好。附圖說明圖1為本專利技術的一種單晶硅晶體管CMOS驅動顯示的像素補償電路的電路圖。圖2為圖1所示像素補償電路中各信號的時序圖。圖3為圖1在圖2所示時序圖中的T1時間段的等效電路圖。圖4為圖1在圖2所示時序圖中的T2時間段的等效電路圖。圖5為本專利技術的另一種單晶硅晶體管CMOS驅動顯示的像素補償電路的電路圖。圖6為圖5所示像素補償電路中各信號的時序圖。圖7為圖5在圖6所示時序圖中開機上電時間段的電路圖。圖8為圖5在圖6所示時序圖中的T1時間段的等效電路圖。圖9為圖5在圖6所示時序圖中的T2時間段的等效電路圖。圖10為本專利技術的再一種單晶硅晶體管CMOS驅動顯示的像素補償電路的電路圖。圖11為圖10所示像素補償電路中各信號的時序圖。圖12為本專利技術的再再一種單晶硅晶體管CMOS驅動顯示的像素補償電路的電路圖。圖13為圖12所示像素補償電路中各信號的時序圖。圖14為本專利技術的第五種單晶硅晶體管CMOS驅動顯示的像素補償電路的電路圖。圖15為圖14所示像素補償電路中各信號的時序圖。圖16為本專利技術的第六種單晶硅晶體管CMOS驅動顯示的像素補償電路的電路圖。圖17為圖16所示像素補償電路中各信號的時序圖。具體實施方式為能詳細說明本專利技術的技術特征及功效,并可依照本說明書的內容來實現,下面對本專利技術的實施方式進一步說明。圖1示例性示出本專利技術眾多實施例中的一種單晶硅晶體管CMOS驅動顯示的像素補償電路的實施例。該單晶硅晶體管CMOS驅動顯示的像素補償電路包括驅動晶體管DM、電容C、第一開關單元1、第二開關單元2、第三開關單元3、第四開關單元4、第五開關單元5。驅動晶體管DM的漏極與發光器件L的陽極電氣連接。電容C的一端與驅動晶體管DM的源極電氣連接。第一開關單元1包括第一、二、三端11、12、13,數據信號從第一開關單元1的第一端11輸入,第一開關單元1的第二端12與電容C的另一端電氣連接。Vdt表示數據信號的電壓。第二開關單元2包括第一、二、三端21、22、23,第一基準電壓Vi從第二開關單元2的第一端21輸入,第二開關單元2的第二端22與驅動晶體管DM的柵極電氣連接。第三開關單元3包括第一、二、三端31、32、33,第二基準電壓Vf從第三開關單元3的第一端31輸入,第三開關單元3的第二端32與驅動晶體管DM的漏極電氣連接。第四開關單元4包括第一、二、三端41、42、43,第四開關單元4的第一端41與工作電壓端電氣連接,第四開關單元4的第二端42與驅動晶體管DM的源極電氣連接。Vdd表示工作電壓。第五開關單元5包括第一、二、三端51、52、53,第五開關單元5的第一端51與第一開關單元1的第二端12電氣連接,第五開關單元5的第二端52與第二開關單元2的第二端22電氣連接。第一控制信號Scan從第一開關單元1的第三端13輸入控制第一開關單元1的第一端11、第二端12連通或斷開,第一控制信號Scan從第二開關單元2的第三端23輸入控制第二開關單元2的第一端21、第二端22連通或斷開,第一控制信號Scan從第三開關單元3的第三端33輸入控制第三開關單元3的第一端31、第二端32連通或斷開,即第一控制信號Scan從第一、本文檔來自技高網...
    單晶硅晶體管CMOS驅動顯示的像素補償電路及顯示設備

    【技術保護點】
    一種單晶硅晶體管CMOS驅動顯示的像素補償電路,其特征在于,包括:驅動晶體管,其漏極與發光器件的陽極電氣連接;電容,其一端與所述驅動晶體管的源極電氣連接;第一開關單元,其第一端用于輸入數據信號,其第二端與所述電容的另一端電氣連接;第二開關單元,其第一端用于輸入第一基準電壓,其第二端與所述驅動晶體管的柵極電氣連接;第三開關單元,其第一端用于輸入第二基準電壓,其第二端與所述驅動晶體管的漏極電氣連接;第四開關單元,其第一端與工作電壓端電氣連接,其第二端與所述驅動晶體管的源極電氣連接;第五開關單元,其第一端與所述第一開關單元的第二端電氣連接,其第二端與所述第二開關單元的第二端電氣連接;其中,第一控制信號從所述第一、二、三開關單元的第三端輸入控制相應的第一端、第二端連通或斷開,第一控制信號從所述第四、五開關單元的第三端輸入控制相應的第一端、第二端連通或斷開或者第二控制信號從所述第四、五開關單元的第三端輸入控制相應的第一端、第二端連通或斷開;所述發光器件的陰極與公共接地極電氣連接。

    【技術特征摘要】
    1.一種單晶硅晶體管CMOS驅動顯示的像素補償電路,其特征在于,包括:驅動晶體管,其漏極與發光器件的陽極電氣連接;電容,其一端與所述驅動晶體管的源極電氣連接;第一開關單元,其第一端用于輸入數據信號,其第二端與所述電容的另一端電氣連接;第二開關單元,其第一端用于輸入第一基準電壓,其第二端與所述驅動晶體管的柵極電氣連接;第三開關單元,其第一端用于輸入第二基準電壓,其第二端與所述驅動晶體管的漏極電氣連接;第四開關單元,其第一端與工作電壓端電氣連接,其第二端與所述驅動晶體管的源極電氣連接;第五開關單元,其第一端與所述第一開關單元的第二端電氣連接,其第二端與所述第二開關單元的第二端電氣連接;其中,第一控制信號從所述第一、二、三開關單元的第三端輸入控制相應的第一端、第二端連通或斷開,第一控制信號從所述第四、五開關單元的第三端輸入控制相應的第一端、第二端連通或斷開或者第二控制信號從所述第四、五開關單元的第三端輸入控制相應的第一端、第二端連通或斷開;所述發光器件的陰極與公共接地極電氣連接。2.根據權利要求1所述的單晶硅晶體管CMOS驅動顯示的像素補償電路,其特征在于,所述第一開關單元包括第一晶體管,該第一晶體管的源極作為該第一開關單元的第一端,該第一晶體管的漏極作為該第一開關單元的第二端,該第一晶體管的柵極作為該第一開關單元的第三端。3.根據權利要求1所述的單晶硅晶體管CMOS驅動...

    【專利技術屬性】
    技術研發人員:吳素華,黎守新,
    申請(專利權)人:成都晶砂科技有限公司,
    類型:發明
    國別省市:四川,51

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 国产高清无码毛片| 色欲狠狠躁天天躁无码中文字幕| 久久久久亚洲av无码专区喷水 | 亚洲AV无码乱码在线观看| 国产丝袜无码一区二区三区视频| 特级无码毛片免费视频尤物 | AV无码精品一区二区三区宅噜噜| 亚洲熟妇无码AV| 亚洲色无码一区二区三区| 午夜无码人妻av大片色欲| 亚洲人成网亚洲欧洲无码| 国产丝袜无码一区二区三区视频| 久久亚洲AV成人无码国产电影| 无码精品尤物一区二区三区| 免费无码成人AV在线播放不卡| 一本大道无码日韩精品影视| 中文字幕无码高清晰| 亚洲AV日韩AV永久无码免下载 | mm1313亚洲精品无码又大又粗| 无码国产精品一区二区免费模式 | 中文字幕av无码无卡免费| 国产乱人无码伦av在线a| 色综合热无码热国产| 亚洲欧洲国产综合AV无码久久| 久久精品无码精品免费专区| 国产成人无码一二三区视频| 无码国模国产在线无码精品国产自在久国产 | 久久影院午夜理论片无码| 亚洲aⅴ无码专区在线观看春色| 日本精品无码一区二区三区久久久 | 久久精品中文字幕无码绿巨人| 国产成A人亚洲精V品无码| 久久久无码一区二区三区| 亚洲精品无码乱码成人| 国产亚洲精久久久久久无码| 一本大道东京热无码一区| 亚洲成a人片在线观看无码| 亚洲av日韩av无码| 久久无码高潮喷水| 久久久久亚洲AV无码专区桃色| 无码熟熟妇丰满人妻啪啪软件|