一種短脈沖濾波電路,包含一第一短脈沖重置電路、一第二短脈沖重置電路及一反相器與電容組合的低通濾波電路,上述三電路疊接后再推動一緩沖器后再輸出信號。其中緩沖器產生二個互補信號作為回授信號控制第一短脈沖重置電路及一第二短脈沖重置電路的金屬氧化物半導體晶體管的開啟與關閉,利用金屬氧化物半導體晶體管可具有驅動大電流的能力而實現使電容快速充放電的目的,而克服電容殘留電荷的問題。(*該技術在2024年保護過期,可自由使用*)
【技術實現步驟摘要】
本專利技術涉及一種短脈沖消除電路,特別是涉及一種利用兩組控制信號互補的短脈沖重置電路,其結合低通濾波電路而達到可以消除特定脈沖寬度以下的短脈沖。
技術介紹
輸出/入襯墊(I/O pad)一般而言是集成電路芯片與其它的芯片溝通的橋梁。其就像一個緩沖器一樣,如圖1a所示。A是輸入信號端,而Z則是輸出端。當A端輸入的是一個脈沖,經由例如由偶數個反相器構成的緩沖器,輸入后經延遲幾個奈秒后,也應該輸出相同寬度的脈沖。如果加入低通組件而讓輸出/入襯墊產生濾波功能時,反而有可能產生功能錯誤。請參見圖1b。該低通組件由兩個反相器及一電容C組成。如圖1b所示,A為輸入端,VCP為電容C對地的端電壓。設想上述的低通電路欲濾除小于20ns的任何脈沖信號。因此,當A輸入一個脈沖H1,且脈沖寬度為15ns,該脈沖通過第一反相器INV1后就對電容C充電,但VCP的電壓沒有超過第二反相器INV2的啟始電壓VTH。因此VZ=0,成功的濾掉第一個脈沖H1。之后,在VA=0時,電容C經由第一反相器INV1緩慢放電。若電容C未充分放電而又有新的脈沖H2產生時,H2脈沖的寬度就不限于需要20ns才會過VTH,而是與先前電容C的殘留電荷有關,即與H2與H1的間隔時間L有關。因此,如圖所示,若L如圖所示為5ns則H2的后段時間(約第10ns)就可能使VCp>VTH,而使輸出端產生一個未濾除的信號。
技術實現思路
有鑒于此,本專利技術將提供一電路,該電路利用回授信號來重置時鐘,配合金屬氧化物半導體晶體管可以有驅動大電流的能力,進行快速充放電,而避掉電容殘留電荷的問題。本專利技術披露一種短脈沖消除電路,包含一信號反相電路,用于接收一輸入信號,再輸出一反相輸入信號;一信號輸出緩沖器,用于提供一第一回饋信號及一第二回饋信號,該二回饋信號為互補信號;一低通濾波器,包含一電容及一第一反相器,其中第一反相器的輸入端接收該反相輸入信號,該電容一端接地,另一端連接第一反相器的輸出端與信號輸出緩沖器的輸入端;一第一短脈沖重置電路,用于接收該反相輸入信號,并由第一回饋信號及該第二回饋信號控制,當該低通濾波器的電容充電未超過該信號輸出緩沖器的一啟始電壓時,提供一快速放電路徑,以消除該短脈沖;一第二短脈沖重置電路,該反相輸入信號,并由該第一回饋信號及該第二回饋信號控制,當該低通濾波器的電容放電未低過該信號輸出緩沖器的啟始電壓時,提供一快速充電路徑,以消除該短脈沖。由于第一回饋信號控制第一傳遞門的N控制端,第二回饋信號控制第一傳遞門的P端及該第一NMOS晶體管的柵極。第一回饋信號亦控制第二傳遞門的P控制端,第二回饋信號亦控制第二傳遞門的N端及第一PMOS晶體管的柵極。因此當第一傳遞門關閉時,第一NMOS晶體管將開啟而接地,因此而關閉第二NMOS晶體管。類似地,當第二傳遞門關閉時,第一PMOS晶體管將開啟而拉高至電源電壓而關閉第二PMOS晶體管。附圖說明本專利技術的較佳實施例將在下面結合附圖詳細說明。圖1a示出了傳統輸出入襯墊有緩沖器的功能而無濾波的功能。圖1b示出了傳統輸出入墊加入低通濾波功能時,在兩個假信號很靠近時,后來者仍可能通過,而致濾波功能錯誤。圖2示出了依據本專利技術設計的短脈沖消除電路。圖3示出了依據本專利技術設計的短脈沖消除電路及第一種可能的輸入信號所繪制的各端點的波形圖。圖4示出了依據本專利技術設計的短脈沖消除電路及第二種可能的輸入信號所繪制的各端點的波形圖。附圖標號說明100輸入信號反相電路 101第一反相器120低通濾波器122第二反相器 124電容 140第一短脈沖重置電路142第一傳遞門144第一NMOS晶體管146第二NMOS晶體管160第二短脈沖重置電路162第二傳遞門164第一PMOS晶體管166第二PMOS晶體管182第三反相器184第四反相器180信號輸出緩沖器具體實施方式鑒于如
技術介紹
所述,自輸出入襯墊傳送進來的信號,以簡單的RC低通電路并不足以確保過濾高頻的噪聲,因為只要兩個和/或兩個以上高頻噪聲訊號足夠接近,就足以使本欲過濾的噪聲由于電容放電不及而導致后來的噪聲脈沖得以通過。本專利技術所提供的電路可以解決上述的問題。本專利技術的短脈沖消除電路可以以圖2的功能方塊表示,包含一信號反相電路100、低通濾波器120、第一短脈沖重置電路140、第二短脈沖重置電路160及一信號輸出緩沖器180。其中輸入信號反相電路100包含一第一反相器101。而低通濾波器120則包含一第二反相器122及一電容124,電容124一端接地另一端連接第二反相器122的輸出端。第一短脈沖重置電路140由一第一傳遞門142、一第一NMOS晶體管144及第二NMOS晶體管146所組成。其中第一傳遞門142的輸入端連接輸入信號反相電路100的輸出端AX,第一傳遞門142的輸出端A1則同時饋入第二NMOS晶體管146的柵極及第一NMOS晶體管144的漏極端A1。此外,第二NMOS晶體管146源極接地,漏極連接第二反相器122輸出端CP。第一NMOS晶體管144的源極接地。第一傳遞門142具有一N控制端及P控制端分別由互補的控制信號ZX及Z所控制。Z信號是由第二反相器122的輸出端CP再經偶數個串接的反相器輸出所產生(圖中以兩個反相器182、184表示),Z信號同時亦饋入第一NMOS晶體管144的柵極。相對地,ZX信號是由第二反相器122的輸出端CP再經奇數個串接的反相器輸出所產生。相對地,第二短脈沖重置電路160由一第二傳遞門162、一第一PMOS晶體管164及第二PMOS晶體管166所組成,其中第二傳遞門162的輸入端連接輸入信號反相電路100的輸出端AX。第二傳遞門162的輸出端A0則同時饋入第二PMOS晶體管166的柵極及第一PMOS晶體管164的漏極。第二PMOS晶體管166源極接VDD、漏極連接第二反相器122輸出端CP而第一PMOS晶體管164的源極接VDD。第二傳遞門162具有一N控制端及P控制端分別由互補的控制信號Z及ZX所控制。Z信號同時亦饋入第一PMOS晶體管164的柵極。現說明本專利技術電路操作原理。請同時參照圖2及圖3的波形圖。在t0時間時A及Z端為低電位(在此及之后以電位0表示)而ZX為高電位(在此及之后以電位1表示),此時,Z端信號VZ將使第一傳遞門142開啟,同時關閉第一NMOS晶體管144,AX端信號VAX則通過第一傳遞門142而使VA1=1開啟了第二NMOS晶體管146,因此電容的端電壓VCP將被拉至0電位,Z端亦維持在0電位。在t1時間時,一短脈沖(脈沖寬度小于默認值)輸入即H1脈沖的左緣301,A端由電位0至1(記作0->1),AX端信號VAX由1->0,VAX信號也通過第一傳遞門142而使A1端信號VA1由1->0。所以第二NMOS晶體管146是關閉的,不會拉低CP端的電壓。另一方面,第二傳遞門162是關閉的(VZ=0,VZX=1)在VZ=0下,A0端因第一PMOS晶體管164的開啟而使得VA0=VDD,第二PMOS晶體管166因此是關閉的。電容124通過第二反相器122對電容124充電。如圖3所示,在H1脈沖期間,電容124是在充電狀態,直到H1脈沖右緣302下降時才結束充電,如圖3所示。當H1脈沖足夠短時,電本文檔來自技高網...
【技術保護點】
一種短脈沖消除電路,包含: 一信號反相電路,接收一輸入信號,再輸出一反相輸入信號; 一信號輸出緩沖器,提供一第一回饋信號及一第二回饋信號,該二個回饋信號為互補信號; 一低通濾波器,包含一電容及一第一反相器,其中該第一反相器的輸入端接收該反相輸入信號,該電容一端接地,另一端連接該第一反相器的輸出端與該信號輸出緩沖器的輸入端; 一第一短脈沖重置電路,接收該反相輸入信號,并由該第一回饋信號及該第二回饋信號控制,當該低通濾波器的電容充電未超過該信號輸出緩沖器的一啟始電壓時,提供一快速放電路徑,以消除該短脈沖;及 一第二短脈沖重置電路,接收該反相輸入信號,并由該第一回饋信號及該第二回饋信號控制,當該低通濾波器的電容放電未低過該信號輸出緩沖器的啟始電壓時,提供一快速充電路徑,以消除該短脈沖; 其中,該第一傳遞門及該第二傳遞門的一個開啟時另一個為關閉。
【技術特征摘要】
【專利技術屬性】
技術研發人員:曾柏諭,
申請(專利權)人:威盛電子股份有限公司,
類型:發明
國別省市:71[中國|臺灣]
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。