本發明專利技術公開了一種陣列基板
【技術實現步驟摘要】
陣列基板、顯示面板及顯示裝置
[0001]本專利技術涉及顯示器
,更具體而言,涉及到一種陣列基板
、
顯示面板及顯示裝置
。
技術介紹
[0002]目前高刷新率
、
超窄邊框的顯示面板已逐漸成為主流的顯示面板
。
在相關技術中,多顆數據驅動電路
(Source Driver IC)
設置在陣列基板中間
。
多根數據線
(Data Line)
分別連接
Source Driver IC
和對應的一列像素
。
如此,
Source Driver IC
可以通過數據線驅動對應的一列像素
。
[0003]由于
Source Driver IC
居中設置,到多列像素距離不同,且受限于超窄邊框需求又無法實現等電阻配線,因此,多根數據線以扇形
(Fanout)
走線,不同的數據線電阻不相同
。
[0004]另一方面,在高刷新率顯示面板中,一幀充電時間相對較短,不同電阻的數據線對應的一列像素會出現像素充電不一的問題,從而導致顯示面板出現豎紋不良
(Block Mura)
的情況
。
技術實現思路
[0005]本專利技術實施方式提供一種陣列基板
、
顯示面板及顯示裝置
。
本專利技術實施方式提供的陣列基板包括襯底基板
、
多列像素
、
驅動電路以及多根第一走線
。
其中,所述多列像素設置在所述襯底基板上,所述驅動電路居中設置在所述襯底基板上
。
所述多根第一走線設置在所述襯底基板上,所述多根第一走線分別連接對應一列所述像素與所述驅動電路
。
所述驅動電路通過所述多根第一走線驅動所述多列像素,所述多根第一走線的負載基本一致
。
[0006]驅動電路通過一根第一走線對一列像素輸出驅動電流,來驅動一列像素
。
每一列像素對應有一個負載
。
在驅動電路對一列像素輸出驅動電流的時候,輸出的驅動電流大小和負載有關,若像素對應的負載基本一致,驅動電路對像素輸出的驅動電流也基本一致
。
陣列基板上每一根第一走線的負載基本一致,在驅動電路驅動像素的時候,驅動電路對每一列的像素輸出的驅動電流基本一致,可以緩解或消除顯示面板出現的豎紋不良的情況
。
[0007]在某些實施方式中,每根所述第一走線包括與所述驅動電路連接的第一段和與所述對應一列像素連接的第二段
。
所述多個第一段基本沿所述陣列基板的列方向排布,所述第二段基本沿所述陣列基板的行方向延伸
。
沿所述行方向從中間向兩側,所述第一段的長度逐漸變短,以補償所述第一走線由于對應的所述第二段的長度逐漸變長導致的長度不一
。
[0008]可以更改第一走線的布局,使得襯底基板中間的第一走線對應第一段的長度最長,設置在襯底基板兩側的第一走線對應第一段的長度最短,來補償第一走線的長短不一致,進而補償由于第一走線的長短不一致所導致的負載不一致
。
[0009]在某些實施方式中,所述第一段包括蛇形部分,沿所述行方向從中間向兩側,所述
蛇形部分的長度逐漸變短
。
[0010]蛇形部分可以補償第一段的長度,進而補償第一走線的長度
。
通過補償第一走線的長度,補償第一走線的長短不一致,進而補償由于第一走線的長短不一致所導致的負載不一致,使得驅動電路對每一列的像素輸出的驅動電流基本一致
。
[0011]在某些實施方式中,沿所述行方向從中間向兩側,所述第一段的寄生電容逐漸變小
。
[0012]由于第一走線之間的布局導致對應的寄生電容也不同,可以影響到第一走線的負載
。
可以通過設置第一走線之間的布局,改變第一走線的寄生電容,對負載較小的第一走線進行電容補償,使得驅動電路對每一列的像素輸出的驅動電流基本一致
。
[0013]在某些實施方式中,所述多個第一段兩兩交疊,沿所述行方向從中間向兩側,每對所述第一段交疊的面積逐漸變小
。
[0014]通過每兩個第一走線的第一段相互交疊來設置第一走線對應的寄生電容值,對負載較小的第一走線進行電容補償,使得驅動電路對每一列的像素輸出的驅動電流基本一致
。
[0015]在某些實施方式中,所述多個第一段依次交疊,沿所述行方向從中間向兩側,每個所述第一段與相鄰兩個所述第一段交疊的面積逐漸變小
。
[0016]通過第一段依次交疊的交疊面積來設置第一走線對應的寄生電容值,對負載較小的第一走線進行電容補償,使得驅動電路對每一列的像素輸出的驅動電流基本一致
。
[0017]在某些實施方式中,所述顯示面板還包括第二基板和多根第二走線
。
所述第二基板和所述襯底基板相對設置,所述多根第一走線設置在靠近所述第二基板的一側
。
所述多根第二走線設置在所述第二基板上靠近所述襯底基板的一側,沿所述行方向從中間向兩側,所述第二走線在所述襯底基板的正投影與所述第一走線的重合部分的面積逐漸變小
。
[0018]通過引進第二基板和第二走線,通過設置第二走線和第一走線之間的布局也可以設置第一走線對應的寄生電容值,對負載較小的第一走線進行電容補償,使得驅動電路對每一列的像素輸出的驅動電流基本一致
。
[0019]在某些實施方式中,所述第二走線在所述襯底基板的正投影與所述第一走線的重合部分在所述第一段上
。
[0020]第二走線和第一走線之間的交疊部分在第一段上,可以對第一走線的第一段上進行電容補償,對負載較小的第一走線進行電容補償,使得驅動電路對每一列的像素輸出的驅動電流基本一致
。
[0021]在某些實施方式中,所述第二走線在所述襯底基板的正投影與所述第一走線的重合部分在所述第一段和所述第二段上
。
沿所述行方向從中間向兩側,所述第二走線在所述襯底基板的正投影與所述第二段的重合面積逐漸變大,所述第二走線在所述襯底基板的正投影與所述第一段的重合面積逐漸變小
。
[0022]在相同的交疊面積下,第二走線在第一段補償的電容大于第一走線在第二段補償的電容
。
而沿行方向從中間向兩側,第二走線和第二段的交疊面積逐漸變大,第二走線和第一段的交疊面積逐漸變小
。
因此襯底基板的中間第一走線上補償的電容進一步增大了,襯底基板兩側第一走線上補償的電容進一步變小了,有利于對負載較小的第一走線進行電容補償,使得驅動電路對每一列的像素輸出的驅動電流基本一致
。
[0023]本專利技術實施方式提供一種顯示面板,所述顯示面板包括上述任意一種實施方式的陣列基板<本文檔來自技高網...
【技術保護點】
【技術特征摘要】
1.
一種陣列基板,其特征在于,包括:襯底基板;多列像素,所述多列像素設置在所述襯底基板上;驅動電路,所述驅動電路居中設置在所述襯底基板上;多根第一走線,所述多根第一走線設置在所述襯底基板上,所述多根第一走線分別連接對應一列所述像素與所述驅動電路,所述驅動電路通過所述多根第一走線驅動所述多列像素,所述多根第一走線的負載基本一致
。2.
根據權利要求1所述的陣列基板,其特征在于,每根所述第一走線包括與所述驅動電路連接的第一段和與所述對應一列像素連接的第二段,所述多個第一段基本沿所述陣列基板的列方向排布,所述第二段基本沿所述陣列基板的行方向延伸,沿所述行方向從中間向兩側,所述第一段的長度逐漸變短,以補償所述第一走線由于對應的所述第二段的長度逐漸變長導致的長度不一
。3.
根據權利要求2所述的陣列基板,其特征在于,所述第一段包括蛇形部分,沿所述行方向從中間向兩側,所述蛇形部分的長度逐漸變短
。4.
根據權利要求2所述的陣列基板,其特征在于,沿所述行方向從中間向兩側,所述第一段的寄生電容逐漸變小
。5.
根據權利要求4所述的陣列基板,其特征在于,所述多個第一段兩兩交疊,沿所述行方向從中間向兩側,每對所述第一段交疊的面積逐漸變小
。6.
根據權利要求4所述的陣列基板,其特...
【專利技術屬性】
技術研發人員:陳愛詩,王海宏,古宏剛,
申請(專利權)人:南京京東方顯示技術有限公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。