System.ArgumentOutOfRangeException: 索引和長(zhǎng)度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實(shí)現(xiàn)步驟摘要】
本公開涉及存儲(chǔ)器,更具體地,涉及半導(dǎo)體存儲(chǔ)器裝置和操作半導(dǎo)體存儲(chǔ)器裝置的方法。
技術(shù)介紹
1、半導(dǎo)體存儲(chǔ)器裝置可被分類為非易失性存儲(chǔ)器裝置(諸如,閃存裝置)和易失性存儲(chǔ)器裝置(諸如,動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(dram))。dram的高速操作和成本效率使得dram可用于系統(tǒng)存儲(chǔ)器。由于至少部分地由dram的集成電路(ic)制造設(shè)計(jì)規(guī)則的縮放導(dǎo)致的ic尺寸的持續(xù)縮小,包括在存儲(chǔ)器單元中的電容器的電容將減小,因此,根據(jù)存儲(chǔ)在存儲(chǔ)器單元中的數(shù)據(jù)的格式可能產(chǎn)生噪聲。
技術(shù)實(shí)現(xiàn)思路
1、一些示例實(shí)施例提供一種能夠增強(qiáng)操作特性并減小邏輯電路的尺寸的半導(dǎo)體存儲(chǔ)器裝置。
2、一些示例實(shí)施例提供一種操作半導(dǎo)體存儲(chǔ)器裝置的方法,該方法能夠增強(qiáng)操作特性并減小邏輯電路的大小。
3、根據(jù)一些示例實(shí)施例,一種半導(dǎo)體存儲(chǔ)器裝置包括存儲(chǔ)器單元陣列、裸片上糾錯(cuò)碼(ecc)引擎和控制邏輯電路。在寫入操作期間,裸片上ecc引擎可通過(guò)用從控制邏輯電路接收的隨機(jī)二進(jìn)制碼對(duì)從外部裝置接收的第一主數(shù)據(jù)進(jìn)行加擾(即,編碼)來(lái)生成第二主數(shù)據(jù),對(duì)第二主數(shù)據(jù)執(zhí)行ecc編碼以生成奇偶校驗(yàn)數(shù)據(jù),并且將第二主數(shù)據(jù)和奇偶校驗(yàn)數(shù)據(jù)存儲(chǔ)在存儲(chǔ)器單元陣列中的目標(biāo)頁(yè)中。在讀取操作期間,裸片上ecc引擎可從目標(biāo)頁(yè)讀取第二主數(shù)據(jù)和奇偶校驗(yàn)數(shù)據(jù),與通過(guò)利用隨機(jī)二進(jìn)制碼對(duì)第二主數(shù)據(jù)進(jìn)行加擾來(lái)生成第一主數(shù)據(jù)并行地,基于奇偶校驗(yàn)數(shù)據(jù)對(duì)第二主數(shù)據(jù)執(zhí)行ecc解碼以生成校驗(yàn)子,并且基于校驗(yàn)子來(lái)校正第一主數(shù)據(jù)中的至少一個(gè)錯(cuò)誤位。
4、根據(jù)一些
5、根據(jù)一些示例實(shí)施例,在操作包括存儲(chǔ)器單元陣列和裸片上糾錯(cuò)碼(ecc)引擎的半導(dǎo)體存儲(chǔ)器裝置的方法中,存儲(chǔ)器單元陣列包括連接到多條字線和多條位線的多個(gè)存儲(chǔ)器單元,由裸片上ecc引擎通過(guò)利用隨機(jī)二進(jìn)制碼對(duì)第一主數(shù)據(jù)進(jìn)行加擾(即,編碼)來(lái)生成第二主數(shù)據(jù),基于第一主數(shù)據(jù)生成的第二主數(shù)據(jù)和奇偶校驗(yàn)數(shù)據(jù)被存儲(chǔ)在存儲(chǔ)器單元陣列中的目標(biāo)頁(yè)中;與通過(guò)利用隨機(jī)二進(jìn)制碼對(duì)第二主數(shù)據(jù)進(jìn)行加擾(即,編碼)來(lái)生成第一主數(shù)據(jù)并行地,由裸片上ecc引擎基于從目標(biāo)頁(yè)讀取的奇偶校驗(yàn)數(shù)據(jù)對(duì)從目標(biāo)頁(yè)讀取的第二主數(shù)據(jù)執(zhí)行ecc解碼以生成校驗(yàn)子;并且由裸片上ecc引擎基于校驗(yàn)子來(lái)校正第一主數(shù)據(jù)中的至少一個(gè)錯(cuò)誤位。
6、因此,根據(jù)示例實(shí)施例的半導(dǎo)體存儲(chǔ)器裝置與通過(guò)對(duì)從存儲(chǔ)器單元陣列讀取的第二主數(shù)據(jù)執(zhí)行ecc解碼來(lái)生成校驗(yàn)子并行地,通過(guò)利用隨機(jī)二進(jìn)制碼對(duì)第二主數(shù)據(jù)進(jìn)行加擾(即,編碼)來(lái)生成第一主數(shù)據(jù),并且基于校驗(yàn)子來(lái)校正第一主數(shù)據(jù)中的至少一個(gè)錯(cuò)誤位。因?yàn)榘雽?dǎo)體存儲(chǔ)器裝置在執(zhí)行ecc解碼之后不執(zhí)行數(shù)據(jù)加擾(即,編碼),所以數(shù)據(jù)加擾不需要額外的時(shí)間。因此,根據(jù)本專利技術(shù)構(gòu)思的方面的半導(dǎo)體存儲(chǔ)器裝置可減少與讀取操作相關(guān)聯(lián)的時(shí)延,同時(shí)減少當(dāng)固定數(shù)據(jù)模式被重復(fù)時(shí)出現(xiàn)的模式噪聲,并且可減小與數(shù)據(jù)加擾相關(guān)聯(lián)的邏輯電路系統(tǒng)的尺寸。
本文檔來(lái)自技高網(wǎng)...【技術(shù)保護(hù)點(diǎn)】
1.一種半導(dǎo)體存儲(chǔ)器裝置,包括:
2.根據(jù)權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
3.根據(jù)權(quán)利要求2所述的半導(dǎo)體存儲(chǔ)器裝置,其中,裸片上ECC引擎被配置為:通過(guò)并行地利用所述多個(gè)碼位中的相應(yīng)碼位對(duì)所述多個(gè)第一子數(shù)據(jù)單元中的每個(gè)的數(shù)據(jù)位執(zhí)行異或運(yùn)算來(lái)生成第二主數(shù)據(jù)。
4.根據(jù)權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
5.根據(jù)權(quán)利要求4所述的半導(dǎo)體存儲(chǔ)器裝置,其中,裸片上ECC引擎被配置為:通過(guò)并行地利用所述多個(gè)碼位中的相應(yīng)碼位對(duì)所述多個(gè)第二子數(shù)據(jù)單元中的每個(gè)的數(shù)據(jù)位執(zhí)行異或運(yùn)算來(lái)生成第一主數(shù)據(jù)。
6.根據(jù)權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
7.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,編碼/解碼邏輯包括:
8.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,數(shù)據(jù)校正器包括:
9.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,裸片上ECC引擎還包括:
10.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,隨機(jī)二進(jìn)制碼包括多個(gè)碼位,所述多個(gè)碼位的數(shù)量與所述多個(gè)第一子數(shù)據(jù)單元的數(shù)量
11.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,隨機(jī)二進(jìn)制碼包括多個(gè)碼位,所述多個(gè)碼位的數(shù)量與所述多個(gè)第二子數(shù)據(jù)單元的數(shù)量對(duì)應(yīng),并且
12.根據(jù)權(quán)利要求1至權(quán)利要求11中的任意一項(xiàng)所述的半導(dǎo)體存儲(chǔ)器裝置,包括:
13.根據(jù)權(quán)利要求1至權(quán)利要求11中的任意一項(xiàng)所述的半導(dǎo)體存儲(chǔ)器裝置,其中,控制邏輯電路包括:模式寄存器,其中,隨機(jī)二進(jìn)制碼響應(yīng)于來(lái)自外部裝置的命令而被設(shè)置在模式寄存器中。
14.根據(jù)權(quán)利要求1至權(quán)利要求11中的任意一項(xiàng)所述的半導(dǎo)體存儲(chǔ)器裝置,其中,第一主數(shù)據(jù)與外部裝置通過(guò)對(duì)原始主數(shù)據(jù)進(jìn)行編碼而生成的數(shù)據(jù)對(duì)應(yīng)。
15.根據(jù)權(quán)利要求1至權(quán)利要求11中的任意一項(xiàng)所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
16.一種半導(dǎo)體存儲(chǔ)器裝置,包括:
17.根據(jù)權(quán)利要求16所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
18.根據(jù)權(quán)利要求17所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
19.一種操作半導(dǎo)體存儲(chǔ)器裝置的方法,所述半導(dǎo)體存儲(chǔ)器裝置包括存儲(chǔ)器單元陣列和裸片上糾錯(cuò)碼ECC引擎,存儲(chǔ)器單元陣列包括連接到多條字線和多條位線的多個(gè)存儲(chǔ)器單元,所述方法包括:
20.根據(jù)權(quán)利要求19所述的方法,其中,
...【技術(shù)特征摘要】
1.一種半導(dǎo)體存儲(chǔ)器裝置,包括:
2.根據(jù)權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
3.根據(jù)權(quán)利要求2所述的半導(dǎo)體存儲(chǔ)器裝置,其中,裸片上ecc引擎被配置為:通過(guò)并行地利用所述多個(gè)碼位中的相應(yīng)碼位對(duì)所述多個(gè)第一子數(shù)據(jù)單元中的每個(gè)的數(shù)據(jù)位執(zhí)行異或運(yùn)算來(lái)生成第二主數(shù)據(jù)。
4.根據(jù)權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
5.根據(jù)權(quán)利要求4所述的半導(dǎo)體存儲(chǔ)器裝置,其中,裸片上ecc引擎被配置為:通過(guò)并行地利用所述多個(gè)碼位中的相應(yīng)碼位對(duì)所述多個(gè)第二子數(shù)據(jù)單元中的每個(gè)的數(shù)據(jù)位執(zhí)行異或運(yùn)算來(lái)生成第一主數(shù)據(jù)。
6.根據(jù)權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器裝置,其中,
7.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,編碼/解碼邏輯包括:
8.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,數(shù)據(jù)校正器包括:
9.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,裸片上ecc引擎還包括:
10.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲(chǔ)器裝置,其中,隨機(jī)二進(jìn)制碼包括多個(gè)碼位,所述多個(gè)碼位的數(shù)量與所述多個(gè)第一子數(shù)據(jù)單元的數(shù)量對(duì)應(yīng),并且
11.根據(jù)權(quán)利要求6所述的半導(dǎo)...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:金成來(lái),姜吉榮,宋侑貞,金惠蘭,吳致成,
申請(qǐng)(專利權(quán))人:三星電子株式會(huì)社,
類型:發(fā)明
國(guó)別省市:
還沒(méi)有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。