System.ArgumentOutOfRangeException: 索引和長(zhǎng)度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實(shí)現(xiàn)步驟摘要】
本專(zhuān)利技術(shù)涉及模擬電路設(shè)計(jì),具體地,涉及一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路。
技術(shù)介紹
1、如圖1所示是傳統(tǒng)can收發(fā)器的驅(qū)動(dòng)電路圖,由基準(zhǔn)電流源電路產(chǎn)生基準(zhǔn)電流iref,利用nm1、nm2的nmos電流鏡將基準(zhǔn)電流復(fù)制到pm1上,用于產(chǎn)生輸出級(jí)pmos?pm2的驅(qū)動(dòng)電壓,輸出級(jí)nmos?nm3的驅(qū)動(dòng)電壓由nm1產(chǎn)生,當(dāng)開(kāi)關(guān)s1、s2閉合,s3、s4斷開(kāi)時(shí),此時(shí)處于顯性狀態(tài),nm1和pm1產(chǎn)生的偏置電壓會(huì)使得輸出級(jí)pmos?pm2和輸出級(jí)nmos?nm3產(chǎn)生電流,電流在輸出負(fù)載電阻上形成電壓差canh和canl輸出到總線(xiàn)上;當(dāng)開(kāi)關(guān)s1、s2斷開(kāi),s3、s4閉合時(shí),此時(shí)處于隱性狀態(tài),nm1和pm1的源極分別連接到gnd和vcc上;在穩(wěn)定的顯性情況下,當(dāng)nm1、nm2的nmos電流鏡的精度足夠高時(shí),canh和canl仍然可以保持較好的對(duì)稱(chēng)性,但是在從隱性向顯性跳變的過(guò)程中,由于輸出級(jí)pmos?pm2和輸出級(jí)nmos?nm3的尺寸通常遠(yuǎn)大于產(chǎn)生偏置電壓的nm1和pm1的尺寸,這就會(huì)導(dǎo)致在開(kāi)關(guān)s1、s2閉合時(shí),如圖2中的(a),vnbias和vpbias的電壓會(huì)發(fā)生的變化,由于在vnbias和vpbias處引入了較大的電容,導(dǎo)致vnbias的電壓下降,vpbias的電壓上升,此時(shí)對(duì)vnias節(jié)點(diǎn)的充電電流仍然是iref,但是對(duì)vpbias處的充電電流會(huì)小于iref,這導(dǎo)致在隱性向顯性跳變的過(guò)程中,輸出級(jí)pmos?pm2的導(dǎo)通阻抗會(huì)大于輸出級(jí)nmos?nm3的導(dǎo)通阻抗,從而使得canh和canl的波形產(chǎn)生不對(duì)稱(chēng),如圖2中的(b)所示,會(huì)使得
技術(shù)實(shí)現(xiàn)思路
1、針對(duì)現(xiàn)有技術(shù)中存在的問(wèn)題,本專(zhuān)利技術(shù)提供了一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,改善了can收發(fā)器的canh輸出端、canl輸出端的共模電平的穩(wěn)定性,降低了在顯隱跳變的過(guò)程中共模電平的變化,改善了can收發(fā)器的電磁干擾(electromagnetic?interferences,emi)和電磁發(fā)射(electromagnetic?emissions,eme)特性。
2、為實(shí)現(xiàn)上述技術(shù)目的,本專(zhuān)利技術(shù)采用如下技術(shù)方案:一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,包括:偏置電路、負(fù)反饋驅(qū)動(dòng)環(huán)路和輸出級(jí)模塊,所述偏置電路為負(fù)反饋驅(qū)動(dòng)環(huán)路提供偏置電流,所述負(fù)反饋驅(qū)動(dòng)環(huán)路通過(guò)環(huán)路控制產(chǎn)生使輸出級(jí)模塊輸出電流接近輸出驅(qū)動(dòng)電壓的偏置電壓,所述輸出級(jí)模塊用于產(chǎn)生流向can收發(fā)器的電流,提高can收發(fā)器共模電壓的穩(wěn)定性。
3、進(jìn)一步地,所述偏置電路包括:基準(zhǔn)電流源iref、第五pmos管pm5、第六pmos管pm6、第七pmos管pm7、第八mos管pm8、第九pmos管pm9、第十pmos管pm10、第六nmos管nm6、第七nmos管nm7和第八nmos管nm8,所述第六pmos管pm6的源極、第八pmos管pm8的源極、第十pmos管pm10的源極均與電源vcc連接,所述第六pmos管pm6的柵極分別與第八pmos管pm8的柵極、第十pmos管pm10的柵極、第十pmos管pm10的漏極、第九pmos管pm9的源極連接,所述第六pmos管pm6的漏極與第五pmos管pm5的源極連接,所述第八pmos管pm8的漏極與第七pmos管pm7的源極連接,所述第九pmos管pm9的柵極、第九pmos管pm9的漏極、基準(zhǔn)電流源iref的輸入端、第七pmos管pm7的柵極、第五pmos管pm5的柵極均與負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第五pmos管pm5的漏極分別與第六nmos管nm6的漏極、第六nmos管nm6的柵極、負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第七pmos管pm7的漏極分別與第八nmos管nm8的漏極、第八nmos管nm8的柵極、負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第八nmos管nm8的源極分別與第七nmos管nm7的漏極、第七nmos管nm7的柵極、負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第七nmos管nm7的源極、第六nmos管nm6的源極、基準(zhǔn)電流源iref的輸出端均接地。
4、進(jìn)一步地,所述負(fù)反饋驅(qū)動(dòng)環(huán)路包括:第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路和電容cc,所述第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路用于調(diào)整第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入端與第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸出端之間電壓的壓差,所述第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路用于提升負(fù)反饋驅(qū)動(dòng)環(huán)路的增益,提高負(fù)反饋驅(qū)動(dòng)環(huán)路的鉗位能力,所述電容cc位于第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路和電容cc之間,進(jìn)行米勒補(bǔ)償。
5、進(jìn)一步地,所述第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路包括:由第一nmos管nm1和第二nmos管nm2組成的輸入級(jí)差分管對(duì)、向輸入級(jí)差分管對(duì)提供偏置電流的第五nmos管nm5、由第一pmos管pm1和第二pmos管pm2組成的輸入級(jí)差分管對(duì)負(fù)載,所述第五nmos管nm5的柵極與第六nmos管nm6的柵極連接,所述第五nmos管nm5的源極接地,所述第五nmos管nm5的漏極分別與第一nmos管nm1的源極、第二nmos管nm2的源極連接,所述第一nmos管nm1的柵極與維持驅(qū)動(dòng)電路工作的輸入電平vin連接,所述第一nmos管nm1的漏極分別與第一pmos管pm1的漏極、第一pmos管pm1的柵極、第二pmos管pm2的柵極、電容cc的一端、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入端、輸出級(jí)模塊連接,所述第一pmos管pm1的源極、第二pmos管pm2的源極均與電源vcc連接,所述第二pmos管pm2的漏極與第二nmos管nm2的漏極連接,所述第二nmos管nm2的柵極分別與電容cc的另一端、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路連接。
6、進(jìn)一步地,所述第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路包括:第三pmos管pm3、第一cascode管pm4、通過(guò)第八nmos管nm8提供偏置電壓的第二cascode管nm4、通過(guò)第七nmos管提供偏置電壓的第三nmos管nm3,所述第三pmos管pm3作為第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入級(jí),所述第三pmos管pm3的源極與電源vcc連接,所述第三pmos管pm3的柵極分別與第二pmos管pm2的柵極、輸出級(jí)模塊連接,所述第三pmos管pm3的漏極與第一cascode管pm4的源極連接,所述第一cascode管pm4的柵極與第五pmos管pm5的柵極連接,所述第一cascode管pm4的漏極分別與電容cc的另一端、第二nmos管nm2的柵極、第二cascode管nm4的漏極連接,所述第二cascode管nm4的柵極與第八nmos管nm8的柵極連接,所述第二cascode管nm4的源極與第三nmos管nm3的漏極連接,所述第三nmos管nm3的柵極分別與第七nmos管nm7的柵極、輸出級(jí)模塊連接,所述第三nmos管nm3的源極接地。
7、進(jìn)一步地,所述偏置電路包括:基準(zhǔn)電流源iref、第六nmos管nm6、第七nmos管nm7、第八nmos管nm8、第九nmos管nm9、第十nmos管nm10、第十三nmos管nm13、第六pmos管pm6、第七pmos管pm7、第八pmos管pm8和基準(zhǔn)電流源iref,所述基準(zhǔn)電流源iref的本文檔來(lái)自技高網(wǎng)...
【技術(shù)保護(hù)點(diǎn)】
1.一種應(yīng)用于CAN收發(fā)器的驅(qū)動(dòng)電路,其特征在于,包括:偏置電路、負(fù)反饋驅(qū)動(dòng)環(huán)路和輸出級(jí)模塊,所述偏置電路為負(fù)反饋驅(qū)動(dòng)環(huán)路提供偏置電流,所述負(fù)反饋驅(qū)動(dòng)環(huán)路通過(guò)環(huán)路控制產(chǎn)生使輸出級(jí)模塊輸出電流接近輸出驅(qū)動(dòng)電壓的偏置電壓,所述輸出級(jí)模塊用于產(chǎn)生流向CAN收發(fā)器的電流,提高CAN收發(fā)器共模電壓的穩(wěn)定性。
2.根據(jù)權(quán)利要求1所述的一種應(yīng)用于CAN收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述偏置電路包括:基準(zhǔn)電流源Iref、第五PMOS管PM5、第六PMOS管PM6、第七PMOS管PM7、第八MOS管PM8、第九PMOS管PM9、第十PMOS管PM10、第六NMOS管NM6、第七NMOS管NM7和第八NMOS管NM8,所述第六PMOS管PM6的源極、第八PMOS管PM8的源極、第十PMOS管PM10的源極均與電源VCC連接,所述第六PMOS管PM6的柵極分別與第八PMOS管PM8的柵極、第十PMOS管PM10的柵極、第十PMOS管PM10的漏極、第九PMOS管PM9的源極連接,所述第六PMOS管PM6的漏極與第五PMOS管PM5的源極連接,所述第八PMOS管PM8的漏極與第七PMOS管P
3.根據(jù)權(quán)利要求2所述的一種應(yīng)用于CAN收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述負(fù)反饋驅(qū)動(dòng)環(huán)路包括:第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路和電容Cc,所述第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路用于調(diào)整第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入端與第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸出端之間電壓的壓差,所述第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路用于提升負(fù)反饋驅(qū)動(dòng)環(huán)路的增益,提高負(fù)反饋驅(qū)動(dòng)環(huán)路的鉗位能力,所述電容Cc位于第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路和電容Cc之間,進(jìn)行米勒補(bǔ)償。
4.根據(jù)權(quán)利要求3所述的一種應(yīng)用于CAN收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路包括:由第一NMOS管NM1和第二NMOS管NM2組成的輸入級(jí)差分管對(duì)、向輸入級(jí)差分管對(duì)提供偏置電流的第五NMOS管NM5、由第一PMOS管PM1和第二PMOS管PM2組成的輸入級(jí)差分管對(duì)負(fù)載,所述第五NMOS管NM5的柵極與第六NMOS管NM6的柵極連接,所述第五NMOS管NM5的源極接地,所述第五NMOS管NM5的漏極分別與第一NMOS管NM1的源極、第二NMOS管NM2的源極連接,所述第一NMOS管NM1的柵極與維持驅(qū)動(dòng)電路工作的輸入電平VIN連接,所述第一NMOS管NM1的漏極分別與第一PMOS管PM1的漏極、第一PMOS管PM1的柵極、第二PMOS管PM2的柵極、電容Cc的一端、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入端、輸出級(jí)模塊連接,所述第一PMOS管PM1的源極、第二PMOS管PM2的源極均與電源VCC連接,所述第二PMOS管PM2的漏極與第二NMOS管NM2的漏極連接,所述第二NMOS管NM2的柵極分別與電容Cc的另一端、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路連接。
5.根據(jù)權(quán)利要求4所述的一種應(yīng)用于CAN收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路包括:第三PMOS管PM3、第一Cascode管PM4、通過(guò)第八NMOS管NM8提供偏置電壓的第二Cascode管NM4、通過(guò)第七NMOS管提供偏置電壓的第三NMOS管NM3,所述第三PMOS管PM3作為第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入級(jí),所述第三PMOS管PM3的源極與電源VCC連接,所述第三PMOS管PM3的柵極分別與第二PMOS管PM2的柵極、輸出級(jí)模塊連接,所述第三PMOS管PM3的漏極與第一Cascode管PM4的源極連接,所述第一Cascode管PM4的柵極與第五PMOS管PM5的柵極連接,所述第一Cascode管PM4的漏極分別與電容Cc的另一端、第二NMOS管NM2的柵極、第二Cascode管NM4的漏極連接,所述第二Cascode管NM4的柵極與第八NMOS管NM8的柵極連接,所述第二Cascode管NM4的源極與第三NMOS管NM3的漏極連接,所述第三NMOS管NM3的柵極分別與第七NMOS管NM7的柵極、輸出級(jí)模塊連接,所述第三NMOS管N...
【技術(shù)特征摘要】
1.一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,其特征在于,包括:偏置電路、負(fù)反饋驅(qū)動(dòng)環(huán)路和輸出級(jí)模塊,所述偏置電路為負(fù)反饋驅(qū)動(dòng)環(huán)路提供偏置電流,所述負(fù)反饋驅(qū)動(dòng)環(huán)路通過(guò)環(huán)路控制產(chǎn)生使輸出級(jí)模塊輸出電流接近輸出驅(qū)動(dòng)電壓的偏置電壓,所述輸出級(jí)模塊用于產(chǎn)生流向can收發(fā)器的電流,提高can收發(fā)器共模電壓的穩(wěn)定性。
2.根據(jù)權(quán)利要求1所述的一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述偏置電路包括:基準(zhǔn)電流源iref、第五pmos管pm5、第六pmos管pm6、第七pmos管pm7、第八mos管pm8、第九pmos管pm9、第十pmos管pm10、第六nmos管nm6、第七nmos管nm7和第八nmos管nm8,所述第六pmos管pm6的源極、第八pmos管pm8的源極、第十pmos管pm10的源極均與電源vcc連接,所述第六pmos管pm6的柵極分別與第八pmos管pm8的柵極、第十pmos管pm10的柵極、第十pmos管pm10的漏極、第九pmos管pm9的源極連接,所述第六pmos管pm6的漏極與第五pmos管pm5的源極連接,所述第八pmos管pm8的漏極與第七pmos管pm7的源極連接,所述第九pmos管pm9的柵極、第九pmos管pm9的漏極、基準(zhǔn)電流源iref的輸入端、第七pmos管pm7的柵極、第五pmos管pm5的柵極均與負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第五pmos管pm5的漏極分別與第六nmos管nm6的漏極、第六nmos管nm6的柵極、負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第七pmos管pm7的漏極分別與第八nmos管nm8的漏極、第八nmos管nm8的柵極、負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第八nmos管nm8的源極分別與第七nmos管nm7的漏極、第七nmos管nm7的柵極、負(fù)反饋驅(qū)動(dòng)環(huán)路連接,所述第七nmos管nm7的源極、第六nmos管nm6的源極、基準(zhǔn)電流源iref的輸出端均接地。
3.根據(jù)權(quán)利要求2所述的一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述負(fù)反饋驅(qū)動(dòng)環(huán)路包括:第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路和電容cc,所述第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路用于調(diào)整第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入端與第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸出端之間電壓的壓差,所述第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路用于提升負(fù)反饋驅(qū)動(dòng)環(huán)路的增益,提高負(fù)反饋驅(qū)動(dòng)環(huán)路的鉗位能力,所述電容cc位于第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路和電容cc之間,進(jìn)行米勒補(bǔ)償。
4.根據(jù)權(quán)利要求3所述的一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述第一級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路包括:由第一nmos管nm1和第二nmos管nm2組成的輸入級(jí)差分管對(duì)、向輸入級(jí)差分管對(duì)提供偏置電流的第五nmos管nm5、由第一pmos管pm1和第二pmos管pm2組成的輸入級(jí)差分管對(duì)負(fù)載,所述第五nmos管nm5的柵極與第六nmos管nm6的柵極連接,所述第五nmos管nm5的源極接地,所述第五nmos管nm5的漏極分別與第一nmos管nm1的源極、第二nmos管nm2的源極連接,所述第一nmos管nm1的柵極與維持驅(qū)動(dòng)電路工作的輸入電平vin連接,所述第一nmos管nm1的漏極分別與第一pmos管pm1的漏極、第一pmos管pm1的柵極、第二pmos管pm2的柵極、電容cc的一端、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入端、輸出級(jí)模塊連接,所述第一pmos管pm1的源極、第二pmos管pm2的源極均與電源vcc連接,所述第二pmos管pm2的漏極與第二nmos管nm2的漏極連接,所述第二nmos管nm2的柵極分別與電容cc的另一端、第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路連接。
5.根據(jù)權(quán)利要求4所述的一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路包括:第三pmos管pm3、第一cascode管pm4、通過(guò)第八nmos管nm8提供偏置電壓的第二cascode管nm4、通過(guò)第七nmos管提供偏置電壓的第三nmos管nm3,所述第三pmos管pm3作為第二級(jí)負(fù)反饋驅(qū)動(dòng)環(huán)路的輸入級(jí),所述第三pmos管pm3的源極與電源vcc連接,所述第三pmos管pm3的柵極分別與第二pmos管pm2的柵極、輸出級(jí)模塊連接,所述第三pmos管pm3的漏極與第一cascode管pm4的源極連接,所述第一cascode管pm4的柵極與第五pmos管pm5的柵極連接,所述第一cascode管pm4的漏極分別與電容cc的另一端、第二nmos管nm2的柵極、第二cascode管nm4的漏極連接,所述第二cascode管nm4的柵極與第八nmos管nm8的柵極連接,所述第二cascode管nm4的源極與第三nmos管nm3的漏極連接,所述第三nmos管nm3的柵極分別與第七nmos管nm7的柵極、輸出級(jí)模塊連接,所述第三nmos管nm3的源極接地。
6.根據(jù)權(quán)利要求1所述的一種應(yīng)用于can收發(fā)器的驅(qū)動(dòng)電路,其特征在于,所述偏置電路包括:基準(zhǔn)電流源iref、第六nmos管nm6、第七nmos管nm7、第八nmos管nm8、第九nmos管nm9、第十nmos管nm10、第十三nmos管nm13、第六pmos管pm6、第七pmos管pm7、第八pmos管pm8和基準(zhǔn)電流源iref,所述基準(zhǔn)電流源iref的輸入端、第八pmos管pm8的源極、第六pmos管pm6的源極均與電源vcc連接,所述第六pmos管pm6的柵極...
【專(zhuān)利技術(shù)屬性】
技術(shù)研發(fā)人員:蔣大海,張開(kāi)友,邊強(qiáng),
申請(qǐng)(專(zhuān)利權(quán))人:上海帝迪集成電路設(shè)計(jì)有限公司,
類(lèi)型:發(fā)明
國(guó)別省市:
還沒(méi)有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。