本發明專利技術公開一種電容降壓電源電路,包括電容降壓電路和穩壓電路,火線端通過連接到電容降壓電路,電容降壓電路通過穩壓電路連接零線端,電容降壓電路和穩壓電路分別連接外部處理器,電容降壓電路用于在處理器待機時提供預定的較小電容量,且在處理器工作時提供預定的較大的電容量,穩壓電路在處理器待機時具有較低穩壓負載電壓,且在處理器工作時具有較大的穩壓負載電壓。本發明專利技術還公開了一種采用上述電容降壓電源電路的裝置。本發明專利技術電容降壓電源電路及其裝置能夠有效的降低待機功耗,實現待機功耗小于0.5W,適用于符合家電產品待機節能要求的低成本電容降壓供電方案,對成本的降低有很重要的意義。
【技術實現步驟摘要】
本專利技術涉及電源電路,特別是一種具有低待機功耗、低成本的電容降壓電源電路。本專利技術還涉及采用上述電容降壓電源電路的裝置。
技術介紹
眾所周知,用電容降壓供電方式來實現待機功耗降低到小于0. 5W的設計方案具 有價格便宜的優點,但要實現待機功耗小于0. 5W,降壓電容容量就很小,從而帶來的一個明 顯的問題降壓電容容量過小,供電電流也大大減小了,帶負載能力差。負載稍微一大,5V 穩壓管輸出電壓就明顯降低了,影響到后續處理器(CPU)工作的穩定性。因此,這種方案 有明顯局限性,只能用于負載很輕的環境。對于負載耗電較大、降壓電容必須大于0.68U/ AC275V才能滿足其輸出電流要求的場合,其待機功耗通常在0. 8W以上,不符合節能環保的 低待機功耗的要求。
技術實現思路
為了解決現有技術電容降壓電源電路的上述技術問題,有必要提供一種低待機功耗且可具有較大供電電流的電容降壓電源電路。 還有必要提供一種采用上述電容降壓電源電路的裝置。 —種電容降壓電源電路,包括電容降壓電路和穩壓電路,火線端通過連接到電容 降壓電路,電容降壓電路通過穩壓電路連接零線端,電容降壓電路和穩壓電路分別連接外 部處理器,電容降壓電路用于在處理器待機時提供預定的較小電容量,且在處理器工作時 提供預定的較大的電容量,穩壓電路在處理器待機時具有較低穩壓負載電壓,且在處理器 工作時具有較大的穩壓負載電壓。 本專利技術電容降壓電源電路中,還包括開關、限流電阻、第一整流二極管和第二整流 二極管,開關為火線開關,市電火線端通過開關連接到電容降壓電路,電容降壓電路通過限 流電阻、第二整流二極管的負極和正極、穩壓電路連接到零線端,且還通過限流電阻、第一 整流二極管的負極和正極連接零線端。 本專利技術電容降壓電源電路中,電容降壓電路包括第一降壓電容、第二降壓電容、第 一泄放電阻、第二泄放電阻、第一開關管、第二開關管、繼電器和第二控制端,第一泄放電阻 和第一降壓電容并聯在開關和限流電阻之間,第二泄放電阻和第二降壓電容并聯,第二降 壓電容還通過繼電器和第一 降壓電容并聯。 本專利技術電容降壓電源電路中,第一開關管是P型三極管,第二開關管是N型三極管,第一開關管的基極接第二開關管集電極、集電極接繼電器且發射極接穩壓電路,第二開關管的發射極接穩壓電路且基極接第一控制端,第一控制端連接處理器。 本專利技術電容降壓電源電路中,電容降壓電路還包括連接在第一開關管的基極和第二開關管的集電極之間的限流電阻以及連接在第二開關管和第一控制端之間的限流電阻。 本專利技術電容降壓電源電路中,穩壓電路包括第一穩壓管、第二穩壓管、第一儲能電容、第二儲能電容、電源指示燈、濾波電容、第三開關管、第二控制端,第一穩壓管和第二穩 壓管串聯接在在火線端和零線端之間,且零線端依次通過第一穩壓管的負極和正極、第二 穩壓管的負極和正極連接到第二整流二極管正極,第一儲能電容和第二穩壓管并聯,第二 儲能電容和第一穩壓管并聯,且第一儲能電容的正極和負極分別連接第二穩壓管的正極和 負極,第二儲能電容的正極和負極分別連接第一穩壓管的正極和負極。 本專利技術電容降壓電源電路中,第三開關管是P型三極管,第三開關管基極連接第 二控制端、集電極連接到第一儲能電容的正極且發射極連接到第一儲能電容的負極,第二 控制端連接處理器,繼電器還和第二穩壓管并聯,第一儲能電容的負極端作為-24V電壓輸 出端,而第二儲能電容的正極端作為+5V電壓輸出端。 本專利技術電容降壓電源電路中,在待機時,處理器對第一控制端輸出高電平,則第二 開關管、第一開關管均截止,繼電器與第二穩壓管的并聯連接切斷,繼電器不吸合,電容降 壓電路的第一降壓電容降壓供電,第二降壓電容懸空,第三開關管、導通,第二穩壓管被、被 第三開關管、短路。此時,電容降壓電源電路工作在待機模式。 本專利技術電容降壓電源電路中,從待機模式進入工作模式時,處理器控制第二控制 端使得第三開關管截止,第二穩壓管接入電路,并且處理器控制第一控制端在第二穩壓管 對應的第一儲能電容充電1秒后導通,即處理器控制第一儲能電容延時充電。 —種采用電容降壓電源電路的裝置,包括上述任一所述的電容降壓電源電路。 相較于現有技術,本專利技術電容降壓電源電路在待機時利用第三開關管將第二穩壓 管兩端短路,明顯降低待機功耗。而且,在待機時,只使用第一降壓電容降壓供電,以將電容 降壓供電的待機功耗降低到最小程度。另外,進入工作模式時,處理器控制第二控制端使得 第三開關管截止,第二穩壓管接入電路,并且處理器控制第一控制端在第二穩壓管對應的 第一儲能電容充電1秒后導通,即延時充電,保證第二穩壓管能驅動繼電器吸合。因此,本 專利技術電容降壓電路及其裝置能夠有效的降低待機功耗,實現待機功耗小于0. 5W,適用于符 合家電產品待機節能要求的低成本電容降壓供電方案,適用于用來替代價格較貴的開關電 源待機節能方案,對成本的降低有很重要的意義。附圖說明 圖1是本專利技術電容降壓電源電路一較佳實施方式的電路結構示意圖。 具體實施例方式下面結合說明書附圖對本專利技術實施方式作進一步說明。 請參閱圖1,是本專利技術電容降壓電源電路一較佳實施方式的電路結構示意圖。該電 容降壓電源電路l包括電容降壓電路10、穩壓電路20、開關SW1、限流電阻R3、第一整流二 極管Dl和第二整流二極管D2。開關SW1為火線開關,火線端ACL通過開關SW1連接到電容 降壓電路10。電容降壓電路10通過限流電阻R3、第二整流二極管D2的負極和正極、穩壓 電路20連接到零線端ACN,并且還通過限流電阻R3、第一整流二極管Dl的負極和正極連接 零線端ACN。電容降壓電路10和穩壓電路20分別連接外部處理器(圖未示)。電容降壓 電路10用于在處理器待機時提供預定的較小電容量,且在處理器工作時提供預定的較大 的電容量。穩壓電路20在處理器待機時具有較低穩壓負載電壓,且在處理器工作時具有較5大的穩壓負載電壓。這樣的話,在采用本專利技術電容降壓電源電路l的裝置待機時其待機功 耗可以大大降低。 具體地,電容降壓電路10包括第一降壓電容Cl、第二降壓電容C2、第一泄放電阻 Rl、第二泄放電阻R2、第一開關管Ql、第二開關管Q2、繼電器RELAY和第二控制端102。第 一泄放電阻Rl和第一降壓電容Cl并聯在開關SW1和限流電阻R3之間。第二泄放電阻R2 和第二降壓電容C2并聯。第二降壓電容C2還通過繼電器RELAY和第一降壓電容Cl并聯。 第一開關管Ql是P型三極管,第二開關管Q2是N型三極管,第一開關管Ql的基極接第二 開關管Q2集電極、集電極接繼電器RELAY且發射極接穩壓電路20。第二開關管Q2的發射 極接穩壓電路20且基極接第一控制端I01。第一控制端I01連接處理器。在本實施方式 中,電容降壓電路IO還包括連接在第一開關管QI的基極和第二開關管Q2的集電極之間的 限流電阻R4以及連接在第二開關管Q2和第一控制端101之間的限流電阻R5。 穩壓電路20包括第一穩壓管ZD1、第二穩壓管ZD2、第一儲能電容C3、第二儲能電 容C4、電源指示燈LED、濾波電容C5、限流電阻R8、限流電阻R7、第三開關管Q3、限流電阻 R6和第二控制端I02。其中,第三開關管Q3是P型三極管。第一穩壓管ZD1和第二穩壓管 ZD2串本文檔來自技高網...
【技術保護點】
一種電容降壓電源電路,其特征在于:包括電容降壓電路和穩壓電路,火線端通過連接到電容降壓電路,電容降壓電路通過穩壓電路連接零線端,電容降壓電路和穩壓電路分別連接外部處理器,電容降壓電路用于在處理器待機時提供預定的較小電容量,且在處理器工作時提供預定的較大的電容量,穩壓電路在處理器待機時具有較低穩壓負載電壓,且在處理器工作時具有較大的穩壓負載電壓。
【技術特征摘要】
一種電容降壓電源電路,其特征在于包括電容降壓電路和穩壓電路,火線端通過連接到電容降壓電路,電容降壓電路通過穩壓電路連接零線端,電容降壓電路和穩壓電路分別連接外部處理器,電容降壓電路用于在處理器待機時提供預定的較小電容量,且在處理器工作時提供預定的較大的電容量,穩壓電路在處理器待機時具有較低穩壓負載電壓,且在處理器工作時具有較大的穩壓負載電壓。2. 如權利要求1所述的電容降壓電源電路,其特征在于還包括開關、限流電阻、第一 整流二極管和第二整流二極管,開關為火線開關,市電火線端通過開關連接到電容降壓電 路,電容降壓電路通過限流電阻、第二整流二極管的負極和正極、穩壓電路連接到零線端, 且還通過限流電阻、第一整流二極管的負極和正極連接零線端。3. 如權利要求2所述的電容降壓電源電路,其特征在于電容降壓電路包括第一降壓 電容、第二降壓電容、第一泄放電阻、第二泄放電阻、第一開關管、第二開關管、繼電器和第 二控制端,第一泄放電阻和第一降壓電容并聯在開關和限流電阻之間,第二泄放電阻和第 二降壓電容并聯,第二降壓電容還通過繼電器和第一降壓電容并聯。4. 如權利要求3所述的電容降壓電源電路,其特征在于第一開關管是P型三極管,第 二開關管是N型三極管,第一開關管的基極接第二開關管集電極、集電極接繼電器且發射 極接穩壓電路,第二開關管的發射極接穩壓電路且基極接第一控制端,第一控制端連接處 理器。5. 如權利要求4所述的電容降壓電源電路,其特征在于電容降壓電路還包括連接在 第一開關管的基極和第二開關管的集電極之間的限流電阻以及連接在第二開關管和第一 控制端之間的限流電阻。6. 如權利要求5所述的電容降壓電源電路,其特征...
【專利技術屬性】
技術研發人員:安飛虎,劉建偉,姜西輝,
申請(專利權)人:深圳和而泰智能控制股份有限公司,
類型:發明
國別省市:94[中國|深圳]
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。