System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內的位置。 參數名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術實現步驟摘要】
本專利技術涉及比較器,具體涉及一種比較器失調校正電路及方法、電子設備。
技術介紹
1、隨著5g通信、物聯網和云計算等新一代信息技術的興起,人們進入了萬物互聯的大數據時代。應用于日常生活和工業,農業生產等需求的物聯網設備將接入網絡,這些應用的爆炸性增長將產生海量數據。
2、高速串行傳輸系統主要應用于計算機輸入或輸出、網絡傳輸、背板連接等各種互連應用領域,具有復雜性低、穩定性好、節省經濟成本等優點。串行-解串系統(serializer-deserializer,serdes)是高速串行傳輸鏈路的主要模塊,其工作原理是在發射端將低速的并行信號轉化為高速的串行信號,并將信號送入物理媒介進行傳輸,在接收端將高速的串行信號再恢復為低速的并行信號。
3、然而,位于串行-解串系統的數據傳輸通路上的比較器,由于工藝等原因,可能會出現電壓失調的情況,導致無法將高速串行數據轉化為低速的并行數據。因此,需要對比較器的失調進行校正。
4、現有對比較器失調進行校正的電路,需要通過模擬電路實現,而模擬電路對工藝的敏感度較高,導致移植性差。
技術實現思路
1、本專利技術要解決的問題是:降低比較器失調校正電路對工藝的敏感度,提高移植性。
2、為解決上述問題,本專利技術實施例提供了一種比較器失調校正電路,所述電路包括:
3、失調判斷單元,與比較器的輸出端連接,適于接收比較器輸出信號,并基于所述比較器輸出信號判斷所述比較器是否存在失調;
4、失調量
5、數字碼值計算單元,與所述失調量計算單元連接,適于基于所述比較器在各個時鐘周期數字失調量得到用于補償輸入失調電壓的數字失調碼值;
6、數模轉換單元,與所述數字碼值計算單元及所述比較器連接,適于將所述數字失調碼值轉換為相應的模擬電壓值,并利用所述模擬電壓值,對所述比較器進行輸入失調電壓補償。
7、可選地,所述失調量包括:
8、個數差計算子單元,適于計算第一預設時長內第i個時鐘周期的比較器輸出信號中,邏輯“0”和邏輯“1”的第一個數差;1≤i≤i,i為第一預設時長包含的時鐘周期數量;
9、累加加權子單元,適于將所述第一個數差與各個第二個數差進行累加加權;所述第二個數差,為第1個至第i-1個時鐘周期中任意時鐘周期內所述比較器輸出信號中邏輯“0”和邏輯“1”的個數差;
10、所述失調量計算子單元,適于基于所述累加加權子單元累加加權結果,得到所述比較器在第i個時鐘周期的數字失調量。
11、可選地,所述數字碼值計算單元,適于按照所選擇的轉換模式,基于所述比較器在各個時鐘周期的數字失調量得到所述數字失調碼值。
12、可選地,所述轉換模式包括以下至少一種:
13、終值賦值模式,用于指示將所述第一預設時長內各個時鐘周期對應的累加加權結果,直接作為相應時鐘周期所述的數字失調碼值;
14、最值平均模式,用于指示將第二預設時長內各時鐘周期對應的加權結果的最大值,與所述第二預設時長內各時鐘周期對應的加權結果的最小值,二者的平均值,作為所述數字失調碼值;所述第二預設時長為所述第一預設時長的部分時長;
15、累計值平均模式,用于指示將第一預設時長內部分時鐘周期對應的累加加權結果的平均值,作為所述數字失調碼值。
16、可選地,所述第二預設時長為所述第一預設時長的后半部分時長。
17、可選地,當轉換模式為最值平均模式時,所述數字碼值計算單元包括:
18、第一計數器,用于對第一預設時長進行計時;
19、第二計數器,用于確定第二預設時長的起始時刻;
20、第一控制子單元,用于在所述第二計數器結束計時時,輸出第一控制信號,所述第一控制信號用于控制所述最大值尋找子單元及所述最小值尋找子單元執行最值尋找操作;
21、最大值尋找子單元,用于尋找所述第二預設時長內各時鐘周期對應的加權結果的最大值;
22、最小值尋找子單元,用于尋找所述第二預設時長內各時鐘周期對應的加權結果的最小值;
23、平均子單元,用于對所找到的加權結果的最大值及加權結果的最小值執行平均操作,得到平均值;
24、輸出子單元,用于對所找到的加權結果的最大值及加權結果的最小值執行平均操作,將平均操作結果作為所述數字失調碼值;
25、第二控制子單元,用于控制所述輸出子單元在所述第一預設時長的最后一時鐘周期輸出所述數字失調碼值。
26、可選地,當轉換模式為累計值平均模式時,所述數字碼值計算單元包括:
27、第一計數器,用于對第一預設時長t1進行計時;
28、第三計數器,用于確定第三預設時長的起始時刻;
29、第三控制子單元,用于在所述第三計數器結束計時時,輸出第三控制信號;
30、累加子單元,用于在所述第三控制信號的控制下,對第三預設時長內操作各時鐘周期對應的累加加權結果進行累加操作;
31、第二平均子單元,用于對所述累加子單元的累加操作結果執行平均操作;
32、第四控制子單元,用于輸出第四控制信號;
33、第二輸出子單元,用于在所述第四控制信號的控制下,將所述第二平均子單元的平均操作結果作為所述數字失調碼值,并輸出。
34、可選地,所述電路還包括:
35、數據保持單元,適于當所選擇的轉換模式為終值賦值模式時,接收所述數字碼值計算單元輸出的各時鐘周期的數字失調碼值,并在連續預設數量時鐘周期對應的數字失調碼值均相同時,將所述數字失調碼值發送至所述數模轉換單元。
36、可選地,所述失調量計算子單元,適于在所選擇的模式為終值賦值模式時,基于所述累加加權子單元各時鐘周期的累加加權結果分別與累加臨界值的比較結果,確定所述失調量獲取單元累加加權子單元的最終輸出。
37、可選地,所述失調量計算子單元,適于在所選擇的模式為最值平均模式或累計值平均模式時,基于所述累加加權子單元最后一時鐘周期的累加加權結果與累加臨界值之間的比較結果,確定所述失調量獲取單元累加加權子單元的最終輸出。
38、可選地,所述累加加權子單元對所述第一個數差與各個第二個數差進行累加加權的權重是可調的。
39、可選地,所述電路還包括:
40、串并轉換單元,與所述比較器的輸出端連接,適于對所述比較器輸出信號進行串并轉換,并將串并轉換結果輸出至所述失調判斷單元。
41、可選地,所述數模轉換單元,適于利用預設的數字失調碼值與模擬電壓值之間的對應關系,將所述數字失調碼值轉換為相應的模擬電壓值。
42、可選地,所述失調量獲取單元,適于接收輸入的失調量數值,并將所接收的失調量數值,作為所述比較器的數字失調量。
43、本專利技術實施本文檔來自技高網...
【技術保護點】
1.一種比較器失調校正電路,其特征在于,包括:
2.如權利要求1所述的比較器失調校正電路,其特征在于,所述失調量包括:
3.如權利要求2所述的比較器失調校正電路,其特征在于,所述數字碼值計算單元,適于按照所選擇的轉換模式,基于所述比較器在各個時鐘周期的數字失調量得到所述數字失調碼值。
4.如權利要求3所述的比較器失調校正電路,其特征在于,所述轉換模式包括以下至少一種:
5.如權利要求4所述的比較器失調校正電路,其特征在于,所述第二預設時長為所述第一預設時長的后半部分時長。
6.如權利要求4所述的比較器失調校正電路,其特征在于,當轉換模式為最值平均模式時,所述數字碼值計算單元包括:
7.如權利要求4所述的比較器失調校正電路,其特征在于,當轉換模式為累計值平均模式時,所述數字碼值計算單元包括:
8.如權利要求4所述的比較器失調校正電路,其特征在于,還包括:
9.如權利要求2所述的比較器失調校正電路,其特征在于,所述失調量計算子單元,適于在所選擇的模式為終值賦值模式時,基于所述累加加權子單元
10.如權利要求2所述的比較器失調校正電路,其特征在于,所述失調量計算子單元,適于在所選擇的模式為最值平均模式或累計值平均模式時,基于所述累加加權子單元最后一時鐘周期的累加加權結果與累加臨界值之間的比較結果,確定所述失調量獲取單元累加加權子單元的最終輸出。
11.如權利要求2所述的比較器失調校正電路,其特征在于,所述累加加權子單元對所述第一個數差與各個第二個數差進行累加加權的權重是可調的。
12.如權利要求2所述的比較器失調校正電路,其特征在于,還包括:
13.如權利要求1所述的比較器失調校正電路,其特征在于,所述數模轉換單元,適于利用預設的數字失調碼值與模擬電壓值之間的對應關系,將所述數字失調碼值轉換為相應的模擬電壓值。
14.如權利要求1所述的比較器失調校正電路,其特征在于,所述失調量獲取單元,適于接收輸入的失調量數值,并將所接收的失調量數值,作為所述比較器的數字失調量。
15.一種比較器失調校正方法,其特征在于,包括:
16.如權利要求15所述的比較器失調校正方法,其特征在于,采用以下方法獲取所述比較器在第i個時鐘周期的數字失調量:
17.如權利要求16所述的比較器失調校正方法,其特征在于,所述基于所述比較器的在各個時鐘周期數字失調量得到用于補償輸入失調電壓的數字失調碼值,包括:
18.如權利要求17所述的比較器失調校正方法,其特征在于,所述轉換模式包括以下至少一種:
19.如權利要求15所述的比較器失調校正方法,其特征在于,還包括:
20.一種電子設備,其特征在于,包括權利要求1至14任一項所述的比較器失調校正電路。
...【技術特征摘要】
1.一種比較器失調校正電路,其特征在于,包括:
2.如權利要求1所述的比較器失調校正電路,其特征在于,所述失調量包括:
3.如權利要求2所述的比較器失調校正電路,其特征在于,所述數字碼值計算單元,適于按照所選擇的轉換模式,基于所述比較器在各個時鐘周期的數字失調量得到所述數字失調碼值。
4.如權利要求3所述的比較器失調校正電路,其特征在于,所述轉換模式包括以下至少一種:
5.如權利要求4所述的比較器失調校正電路,其特征在于,所述第二預設時長為所述第一預設時長的后半部分時長。
6.如權利要求4所述的比較器失調校正電路,其特征在于,當轉換模式為最值平均模式時,所述數字碼值計算單元包括:
7.如權利要求4所述的比較器失調校正電路,其特征在于,當轉換模式為累計值平均模式時,所述數字碼值計算單元包括:
8.如權利要求4所述的比較器失調校正電路,其特征在于,還包括:
9.如權利要求2所述的比較器失調校正電路,其特征在于,所述失調量計算子單元,適于在所選擇的模式為終值賦值模式時,基于所述累加加權子單元各時鐘周期的累加加權結果分別與累加臨界值的比較結果,確定所述失調量獲取單元累加加權子單元的最終輸出。
10.如權利要求2所述的比較器失調校正電路,其特征在于,所述失調量計算子單元,適于在所選擇的模式為最值平均模式或累計值平均模式時,基于所述累加加權子單元最后一時鐘周期的累加加權結果...
【專利技術屬性】
技術研發人員:夏天,徐烈偉,俞劍,陳寧,
申請(專利權)人:上海復旦微電子集團股份有限公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。