System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實(shí)現(xiàn)步驟摘要】
本公開涉及延遲鎖定環(huán)路電路。
技術(shù)介紹
1、延遲鎖定環(huán)路(dll)電路包括向輸入時(shí)鐘信號施加時(shí)間延遲的延遲鏈。dll電路還包括反饋電路,所述反饋電路將最后輸出信號相位鎖定到輸入時(shí)鐘信號,使得它關(guān)于輸入時(shí)鐘信號延遲2π弧度。反饋電路可包括相位檢測器和電荷泵。延遲鏈可包括vcdl(壓控延遲線)。由vcdl施加的時(shí)間延遲的量值受控制電壓信號影響。vcdl可由于與供應(yīng)電壓及電荷泵的過驅(qū)動電壓相關(guān)聯(lián)的限制而具有有限的可接受控制電壓范圍。因此,如果dll的控制電壓(vcntrl)超過安全規(guī)定范圍,那么dll將以不正確的相位對準(zhǔn)被鎖定。也就是說,dll的最后輸出信號將不關(guān)于dll的輸入?yún)⒖紩r(shí)鐘延遲2π弧度。
技術(shù)實(shí)現(xiàn)思路
1、根據(jù)本公開的第一方面,提供一種延遲鎖定環(huán)路電路,包括:
2、壓控延遲線,其包括一個(gè)或多個(gè)可變組件,其中所述壓控延遲線配置成:
3、接收時(shí)鐘輸入(clock-in)信號;
4、接收控制電壓信號;以及
5、向所述時(shí)鐘輸入信號施加時(shí)間延遲,以便提供第一輸出信號和最后輸出信號,其中所述時(shí)間延遲的量值是基于所述控制電壓信號和延遲碼,并且其中所述延遲碼限定所述壓控延遲線中的所述一個(gè)或多個(gè)可變組件的值;
6、反饋電路,其配置成基于所述第一輸出信號和所述最后輸出信號之間的相位差而提供反饋電壓信號;
7、延遲碼設(shè)定器,其配置成提供表示一系列不同候選延遲碼中的一個(gè)的延遲碼設(shè)定信號;
8、固定電壓源,其配置成提供
9、開關(guān)電路,其配置成將所述延遲鎖定環(huán)路電路置于活動操作模式或校準(zhǔn)操作模式,其中:
10、當(dāng)所述延遲鎖定環(huán)路電路處于所述校準(zhǔn)操作模式時(shí):
11、所述固定電壓源配置成提供所述固定電壓信號作為所述壓控延遲線的所述控制電壓信號;且
12、所述延遲碼設(shè)定器配置成向所述壓控延遲線施加所述延遲碼設(shè)定信號,使得所述延遲碼設(shè)定器向所述壓控延遲線施加所述一系列不同候選延遲碼中的一個(gè)或多個(gè),以便確定在所述第一輸出信號和所述最后輸出信號之間產(chǎn)生預(yù)定相位差的候選延遲碼,并將所述候選延遲碼指派為選定延遲碼;
13、當(dāng)所述延遲鎖定環(huán)路電路處于所述活動操作模式時(shí):
14、所述反饋電路配置成提供所述反饋電壓信號作為所述壓控延遲線的所述控制電壓信號;且
15、所述壓控延遲線配置成使用所述選定延遲碼作為所述延遲碼。
16、<插入獨(dú)立權(quán)利要求1的精確文本>。
17、有利地,這種延遲鎖定環(huán)路電路可以通過在校準(zhǔn)操作模式期間設(shè)定延遲碼來提供控制電壓信號的精確校準(zhǔn)。在后續(xù)的活動操作模式期間,控制電壓信號可以在過程、電壓、溫度(pvt)變化范圍內(nèi)受到限制,從而更有可能保持在可接受的值范圍內(nèi)。
18、在一個(gè)或多個(gè)實(shí)施例中,所述壓控延遲線包括串聯(lián)連接的多個(gè)緩沖器。
19、在一個(gè)或多個(gè)實(shí)施例中,所述壓控延遲線的所述可變組件中的至少一個(gè)與所述多個(gè)緩沖器中的每一個(gè)相關(guān)聯(lián)。
20、在一個(gè)或多個(gè)實(shí)施例中,所述固定電壓信號具有在使dll電路能夠正確運(yùn)行的電壓值范圍的中間的值。
21、在一個(gè)或多個(gè)實(shí)施例中,所述固定電壓信號具有等于dll電路的供應(yīng)電壓的一半的值。
22、在一個(gè)或多個(gè)實(shí)施例中,所述固定電壓源包括配置成接收校準(zhǔn)電壓控制信號的電位計(jì)。所述電位計(jì)可用于基于所述校準(zhǔn)電壓控制信號分接電壓,以便提供所述固定電壓信號。
23、在一個(gè)或多個(gè)實(shí)施例中,當(dāng)所述延遲鎖定環(huán)路電路處于所述活動操作模式時(shí),所述預(yù)定相位差對應(yīng)于2π弧度的相位差。
24、在一個(gè)或多個(gè)實(shí)施例中,所述開關(guān)電路包括控制電壓連接開關(guān),其配置成提供所述固定電壓信號或所述反饋電壓信號作為所述壓控延遲線的所述控制電壓信號。
25、在一個(gè)或多個(gè)實(shí)施例中,所述延遲鎖定環(huán)路電路還包括時(shí)鐘信號發(fā)生器,所述時(shí)鐘信號發(fā)生器配置成:
26、當(dāng)所述延遲鎖定環(huán)路電路處于所述校準(zhǔn)操作模式時(shí),提供校準(zhǔn)時(shí)鐘信號作為所述壓控延遲線的所述時(shí)鐘輸入信號;且
27、當(dāng)所述延遲鎖定環(huán)路電路處于所述活動操作模式時(shí),提供活動時(shí)鐘信號作為所述壓控延遲線的所述時(shí)鐘輸入信號;
28、其中所述校準(zhǔn)時(shí)鐘信號和所述活動時(shí)鐘信號具有不同頻率。
29、在一個(gè)或多個(gè)實(shí)施例中,所述校準(zhǔn)時(shí)鐘信號的所述頻率是所述活動時(shí)鐘信號的所述頻率的一半。
30、在一個(gè)或多個(gè)實(shí)施例中,當(dāng)所述延遲鎖定環(huán)路電路處于所述校準(zhǔn)操作模式時(shí):
31、所述延遲碼設(shè)定器配置成:
32、向所述壓控延遲線施加所述延遲碼設(shè)定信號,使得所述延遲碼設(shè)定器向所述壓控延遲線施加所述一系列不同候選延遲碼中的多個(gè),以便確定在所述第一輸出信號(ph0)和所述最后輸出信號(phn)之間產(chǎn)生π弧度的預(yù)定相位差的所述候選延遲碼;且
33、將所述候選延遲碼指派為所述選定延遲碼。
34、在一個(gè)或多個(gè)實(shí)施例中,所述延遲鎖定環(huán)路電路還包括相位比較器,并且其中當(dāng)所述延遲鎖定環(huán)路電路處于所述校準(zhǔn)操作模式時(shí):
35、所述相位比較器配置成比較所述第一輸出信號的相位與所述最后輸出信號的相位,以便提供表示所述第一輸出信號和所述最后輸出信號之間的所述相位差是否為所述預(yù)定相位差的鎖定信號;且
36、所述延遲碼設(shè)定器配置成基于所述鎖定信號而確定所述選定延遲碼。
37、在一個(gè)或多個(gè)實(shí)施例中,所述反饋電路包括相位檢測器和電荷泵。
38、在一個(gè)或多個(gè)實(shí)施例中,當(dāng)所述延遲鎖定環(huán)路電路處于所述校準(zhǔn)操作模式時(shí),所述延遲鎖定環(huán)路電路配置成在開環(huán)操作模式中操作。
39、在一個(gè)或多個(gè)實(shí)施例中,當(dāng)所述延遲鎖定環(huán)路電路處于所述活動操作模式時(shí),所述延遲鎖定環(huán)路電路配置成在閉環(huán)操作模式中操作。
40、雖然本公開的細(xì)節(jié)已經(jīng)在附圖中以示例的方式示出并且將被詳細(xì)描述,但是本公開適用于各種修改和替代形式。然而,應(yīng)當(dāng)理解,除了所描述的特定實(shí)施例之外,其它實(shí)施例也是可能的。落入所附權(quán)利要求的精神和范圍內(nèi)的所有修改、等效物和替代實(shí)施例也被覆蓋。
41、上述討論并非旨在表示當(dāng)前或未來權(quán)利要求集范圍內(nèi)的每個(gè)示例實(shí)施例或每個(gè)實(shí)施方案。下面的附圖和具體實(shí)施方式也舉例說明了各種示例實(shí)施例。考慮到以下結(jié)合附圖的具體實(shí)施方式,可以更完全地理解各種示例實(shí)施例。
本文檔來自技高網(wǎng)...【技術(shù)保護(hù)點(diǎn)】
1.一種延遲鎖定環(huán)路電路,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的延遲鎖定環(huán)路電路,其特征在于,所述壓控延遲線包括串聯(lián)連接的多個(gè)緩沖器。
3.根據(jù)權(quán)利要求2所述的延遲鎖定環(huán)路電路,其特征在于,所述壓控延遲線的所述可變組件中的至少一個(gè)與所述多個(gè)緩沖器中的每一個(gè)相關(guān)聯(lián)。
4.根據(jù)在前的任一項(xiàng)權(quán)利要求所述的延遲鎖定環(huán)路電路,其特征在于,所述固定電壓信號具有在使所述DLL電路能夠正確運(yùn)行的電壓值范圍的中間的值。
5.根據(jù)權(quán)利要求4所述的延遲鎖定環(huán)路電路,其特征在于,所述固定電壓信號具有等于所述DLL電路的供應(yīng)電壓的一半的值。
6.根據(jù)在前的任一項(xiàng)權(quán)利要求所述的延遲鎖定環(huán)路電路,其特征在于,所述固定電壓源包括配置成接收校準(zhǔn)電壓控制信號的電位計(jì),其中所述電位計(jì)能夠用于基于所述校準(zhǔn)電壓控制信號而分接電壓,以便提供所述固定電壓信號。
7.根據(jù)在前的任一項(xiàng)權(quán)利要求所述的延遲鎖定環(huán)路電路,其特征在于,其中當(dāng)所述延遲鎖定環(huán)路電路處于所述活動操作模式時(shí),所述預(yù)定相位差對應(yīng)于2Π弧度的相位差。
8.根據(jù)在前的任一項(xiàng)權(quán)利
9.根據(jù)在前的任一項(xiàng)權(quán)利要求所述的延遲鎖定環(huán)路電路,其特征在于,還包括時(shí)鐘信號發(fā)生器,所述時(shí)鐘信號發(fā)生器配置成:
10.根據(jù)權(quán)利要求9所述的延遲鎖定環(huán)路電路,其特征在于,所述校準(zhǔn)時(shí)鐘信號的所述頻率是所述活動時(shí)鐘信號的所述頻率的一半。
...【技術(shù)特征摘要】
1.一種延遲鎖定環(huán)路電路,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的延遲鎖定環(huán)路電路,其特征在于,所述壓控延遲線包括串聯(lián)連接的多個(gè)緩沖器。
3.根據(jù)權(quán)利要求2所述的延遲鎖定環(huán)路電路,其特征在于,所述壓控延遲線的所述可變組件中的至少一個(gè)與所述多個(gè)緩沖器中的每一個(gè)相關(guān)聯(lián)。
4.根據(jù)在前的任一項(xiàng)權(quán)利要求所述的延遲鎖定環(huán)路電路,其特征在于,所述固定電壓信號具有在使所述dll電路能夠正確運(yùn)行的電壓值范圍的中間的值。
5.根據(jù)權(quán)利要求4所述的延遲鎖定環(huán)路電路,其特征在于,所述固定電壓信號具有等于所述dll電路的供應(yīng)電壓的一半的值。
6.根據(jù)在前的任一項(xiàng)權(quán)利要求所述的延遲鎖定環(huán)路電路,其特征在于,所述固定電壓源包括配置成接收校準(zhǔn)電壓控制信號的電位計(jì),其中所述...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:普拉卡·坦登,迪利普·拉馬諾拉,烏瑪·馬赫斯瓦拉·雷迪·波雷迪,希韋什·庫馬爾·杜貝,
申請(專利權(quán))人:恩智浦美國有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。