System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內的位置。 參數名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術實現步驟摘要】
本專利技術涉及一種顯示屏的像素電路,尤其涉及一種位于顯示屏上可用來消除臨界電壓偏移的像素電路結構。
技術介紹
1、在各種次世代顯示技術中,微型有機發光二極管(micro?organic?lightemitting?diode,micro-oled)面板的重要性近年來逐漸提升。有別于傳統的發光二極管或有機發光二極管面板其屏幕構建在玻璃基板上的方式,微型有機發光二極管面板的屏幕是直接貼裝在硅晶圓上,這種硅基(silicon-based)實施方式可實現大量好處,如體積小、重量輕、功耗低、發光效率高、對比度高、像素密度高等。憑借以上優勢,微型有機發光二極管面板特別適用于擴增實境(augmented?reality,ar)和虛擬實境(virtual?reality,vr)的應用。
技術實現思路
1、因此,本專利技術的主要目的即在于提出一種新式的像素電路,可用于有機發光二極管(organic?light?emitting?diode,oled)面板,特別是微型有機發光二極管(micro-oled)面板。
2、本專利技術的一實施例公開了一種顯示屏的像素電路,該像素電路包括一發光組件、一第一晶體管、一第二晶體管、一第三晶體管及一第四晶體管。該第一晶體管具有一柵極端、一漏極端及一源極端。該第二晶體管耦接于該第一晶體管的該柵極端。該第三晶體管耦接于該第一晶體管的該源極端。該第四晶體管耦接于該第一晶體管的該漏極端及該發光組件,且包括一柵極端、一漏極端及一源極端。該第四晶體管的該柵極端耦接于該
3、本專利技術的另一實施例公開了一種顯示系統,其包括一顯示屏、一源極驅動裝置及一柵極驅動裝置。該顯示屏包括多個像素。該源極驅動裝置具有多個信道,其中每一信道耦接于該多個像素中的一列像素。該柵極驅動裝置耦接于該顯示屏上的多條柵極線,該多條柵極線中的每一柵極線耦接于該多個像素中的一行像素。該多個像素中的每一像素具有一像素電路,其包括一發光組件、一第一晶體管、一第二晶體管、一第三晶體管及一第四晶體管。該第一晶體管具有一柵極端、一漏極端及一源極端。該第二晶體管耦接于該第一晶體管的該柵極端。該第三晶體管耦接于該第一晶體管的該源極端。該第四晶體管耦接于該第一晶體管的該漏極端及該發光組件,且包括一柵極端、一漏極端及一源極端。該第四晶體管的該柵極端耦接于該多條柵極線中的一第一柵極線,該第四晶體管的該漏極端耦接于該第一柵極線,該第四晶體管的該源極端耦接于該第一晶體管的該漏極端。
本文檔來自技高網...【技術保護點】
1.一種顯示屏的像素電路,其特征在于,包括:
2.如權利要求1所述的像素電路,其特征在于,還包括:
3.如權利要求1所述的像素電路,其特征在于,該發光組件耦接于該第一晶體管的該漏極端及一第二電源供應端之間。
4.如權利要求1所述的像素電路,其特征在于,該第四晶體管在一初始階段中重置該發光組件。
5.如權利要求1所述的像素電路,其特征在于,該第四晶體管的該柵極端連接于該第四晶體管的該漏極端。
6.如權利要求1所述的像素電路,其特征在于,在一初始階段中,一放電電流通過該第四晶體管流至該柵極線。
7.如權利要求1所述的像素電路,其特征在于,該第二晶體管在一初始階段中傳送一初始電壓至該第一晶體管,并且在一數據寫入階段中傳送一數據電壓至該第一晶體管。
8.如權利要求1所述的像素電路,其特征在于,該第二晶體管傳送一數據電壓至該第一晶體管,且該像素電路還包括:
9.如權利要求1所述的像素電路,其特征在于,在一發光階段之后,該像素電路操作在一關閉階段,在該關閉階段中該第一晶體管不輸出任何驅動電流至該發
10.如權利要求1所述的像素電路,其特征在于,還包括:
11.如權利要求10所述的像素電路,其特征在于,該第六晶體管在該初始階段中關閉。
12.如權利要求1所述的像素電路,其特征在于,該顯示屏包括多行像素,該多行像素在一初始階段中接收一初始電壓并接著在一數據寫入階段中接收一數據電壓以進行掃描,且在一幀期間內,該多行像素中的一第二行像素是在該多行像素中的一第一行像素之后進行掃描;
13.如權利要求1所述的像素電路,其特征在于,該柵極線用來連接該顯示屏上的一行像素。
14.一種顯示系統,其特征在于,包括:
15.如權利要求14所述的顯示系統,其特征在于,該像素電路還包括:
16.如權利要求14所述的顯示系統,其特征在于,該發光組件耦接于該第一晶體管的該漏極端及一第二電源供應端之間。
17.如權利要求14所述的顯示系統,其特征在于,該第四晶體管在一初始階段中重置該發光組件。
18.如權利要求14所述的顯示系統,其特征在于,該第四晶體管的該柵極端連接于該第四晶體管的該漏極端。
19.如權利要求14所述的顯示系統,其特征在于,在一初始階段中,一放電電流通過該第四晶體管流至該第一柵極線。
20.如權利要求14所述的顯示系統,其特征在于,該第二晶體管在一初始階段中傳送一初始電壓至該第一晶體管,并且在一數據寫入階段中傳送一數據電壓至該第一晶體管。
21.如權利要求14所述的顯示系統,其特征在于,該第二晶體管傳送一數據電壓至該第一晶體管,且該像素電路還包括:
22.如權利要求14所述的顯示系統,其特征在于,在一發光階段之后,該像素電路操作在一關閉階段,在該關閉階段中該第一晶體管不輸出任何驅動電流至該發光組件。
23.如權利要求14所述的顯示系統,其特征在于,該像素電路還包括:
24.如權利要求23所述的顯示系統,其特征在于,該第六晶體管在該初始階段中關閉。
25.如權利要求14所述的顯示系統,其特征在于,該多個像素包括多行像素,該多行像素在一初始階段中接收一初始電壓并接著在一數據寫入階段中接收一數據電壓以進行掃描,且在一幀期間內,該多行像素中的一第二行像素是在該多行像素中的一第一行像素之后進行掃描;
...【技術特征摘要】
1.一種顯示屏的像素電路,其特征在于,包括:
2.如權利要求1所述的像素電路,其特征在于,還包括:
3.如權利要求1所述的像素電路,其特征在于,該發光組件耦接于該第一晶體管的該漏極端及一第二電源供應端之間。
4.如權利要求1所述的像素電路,其特征在于,該第四晶體管在一初始階段中重置該發光組件。
5.如權利要求1所述的像素電路,其特征在于,該第四晶體管的該柵極端連接于該第四晶體管的該漏極端。
6.如權利要求1所述的像素電路,其特征在于,在一初始階段中,一放電電流通過該第四晶體管流至該柵極線。
7.如權利要求1所述的像素電路,其特征在于,該第二晶體管在一初始階段中傳送一初始電壓至該第一晶體管,并且在一數據寫入階段中傳送一數據電壓至該第一晶體管。
8.如權利要求1所述的像素電路,其特征在于,該第二晶體管傳送一數據電壓至該第一晶體管,且該像素電路還包括:
9.如權利要求1所述的像素電路,其特征在于,在一發光階段之后,該像素電路操作在一關閉階段,在該關閉階段中該第一晶體管不輸出任何驅動電流至該發光組件。
10.如權利要求1所述的像素電路,其特征在于,還包括:
11.如權利要求10所述的像素電路,其特征在于,該第六晶體管在該初始階段中關閉。
12.如權利要求1所述的像素電路,其特征在于,該顯示屏包括多行像素,該多行像素在一初始階段中接收一初始電壓并接著在一數據寫入階段中接收一數據電壓以進行掃描,且在一幀期間內,該多行像素中的一第二行像素是在該多行像素中的一第一行像素之后進行掃描;
13.如權利要求1所述的像素電路,其特征在于,該柵極線用來連接該顯示屏...
【專利技術屬性】
技術研發人員:林宗賢,
申請(專利權)人:聯詠科技股份有限公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。