System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術實現(xiàn)步驟摘要】
本公開的實施例涉及集成電路以及相關,具體地,涉及適用于一種選擇器。
技術介紹
1、在工業(yè)、儀器儀表、光通信和醫(yī)療等眾多行業(yè)中越來越多地采用多通道數(shù)據(jù)采集系統(tǒng),為降低成本,通常采用將多個輸入端通過一個多路選擇電路復用到一個模數(shù)轉(zhuǎn)換電路,各通道共用一個模數(shù)轉(zhuǎn)換電路,從而減小電路整體面積。而為了提高模數(shù)轉(zhuǎn)化電路的線性度,通常在多路選擇電路和模數(shù)轉(zhuǎn)換電路之間設置柵壓自舉電路來提高模數(shù)轉(zhuǎn)換電路采樣線性度。
2、根據(jù)柵壓自舉電路的工作原理,柵壓自舉電路在采樣晶體管的柵極產(chǎn)生的電壓為vin+vdd,在單通道數(shù)據(jù)采集系統(tǒng)中,輸入信號為直流信號或交流正弦信號,輸入信號保持不變或呈正弦函數(shù)緩慢變化,沒有信號突然跳變的情況,因此,采樣晶體管的任意兩端電壓不存在過壓問題。而在多通道數(shù)據(jù)采集系統(tǒng)中,各通道之間的輸入信號不具有相關性,存在信號突變的情況,示例性的,當多路選擇電路從一路輸入信號0v切換到另一路輸入信號vdd時,由于各輸出通道對應的采樣晶體管的公共輸出節(jié)點仍記憶有前一輸入端的電壓值0v,因此,會發(fā)生當前輸出通道對應的采樣晶體管的某兩端電壓差大于電源電壓,可能擊穿或燒壞采樣晶體管,從而影響電路功能和芯片使用壽命。
技術實現(xiàn)思路
1、本文中描述的實施例提供了一種選擇器,有利于避免采樣晶體管出現(xiàn)的過壓問題。
2、根據(jù)本公開的內(nèi)容,提供了一種選擇器,包括:一種選擇器,包括控制模塊和通路模塊;
3、所述通路模塊包括柵壓自舉電路、自舉電容、第一開關單元、第二開關單元、電壓控
4、所述控制模塊被配置為在控制所述柵壓自舉電路將所述自舉電容充電至第一預設值之后,先控制所述電壓控制電路使所述采樣晶體管的控制端的電壓為第一預設值,以導通所述采樣晶體管,然后在預設時間后控制所述第一開關單元、所述第二開關單元由關斷狀態(tài)變?yōu)閷顟B(tài),以將所述采樣晶體管的控制端的電壓由第一預設值自舉為所述第一預設值與所述輸入端的輸入信號的電壓之和。
5、在本公開一些實施例中,
6、所述控制模塊被配置為在充電相位時,控制所述第一開關單元、第二開關單處于關斷狀態(tài),并控制所述柵壓自舉電路將所述自舉電容充電至第一預設值,以及控制所述電壓控制電路使所述采樣晶體管的控制端的電壓為第二預設值,以關斷所述采樣晶體管;
7、所述控制模塊還被配置為自舉相位時,控制所述電壓控制電路使所述采樣晶體管的控制端的電壓為所述第一預設值,以導通所述采樣晶體管,然后在預設時間后控制所述第一開關單元、所述第二開關單元由關斷狀態(tài)變?yōu)閷顟B(tài),將所述采樣晶體管的控制端的電壓由所述第一預設值自舉為所述第一預設值與所述輸入端的輸入信號的電壓之和。
8、在本公開一些實施例中,包括多個所述通路模塊。
9、在本公開一些實施例中,多個所述通路模塊共用同一所述柵壓自舉電路和同一所述自舉電容。
10、在本公開一些實施例中,所述電壓控制電壓電路包括第十二晶體管、第十三晶體管和第十四晶體管,所述第十二晶體管的第一端與接地節(jié)點電連接,所述第十四晶體管的第一端與電源節(jié)點電連接,所述第十二晶體管的第二端和所述第十四晶體管的第二端分別與所述第十三晶體管的第一端電連接,所述第十三晶體管的第二端與所述采樣晶體管的控制端電連接,所述第十二晶體管、所述第十三晶體管和所述第十四晶體管的控制端接收控制模塊輸出的控制信號。
11、在本公開一些實施例中,所述控制模塊包括第一緩沖器、第一反相器、延時器、與門和第一控制器,所述第一緩沖器和所述第一反相器的輸入端接收初始時鐘信號,所述第一緩沖器的輸出端輸出第一時鐘信號至所述第一控制器,所述第一反相器的輸出端分別與所述與門的第一輸入端和所述延時器的輸入端電連接,所述延時器的輸出端與所述與門的第二輸入端電連接,所述與門的輸出端輸出第二時鐘信號至所述第一控制器,所述第一控制器根據(jù)所述第一時鐘信號和所述第二時鐘信號輸出控制信號。
12、在本公開一些實施例中,所述控制模塊包括第二反相器、第二緩沖器、第一或非門、第二或非門和第二控制器,所述第二反相器的輸入端和所述第二緩沖器的輸入端接收初始時鐘信號,所述第二反相器的輸出端與所述第一或非門的第一輸入端電連接,所述第一或非門的第二輸入端與所述第二或非門的輸出端電連接,所述第一或非門的輸出端輸出第一時鐘信號至所述第二控制器,所述第二緩沖器的輸出端與所述第二或非門的第一輸入端電連接,所述第二或非門的第二輸入端與所述第一或非門的輸出端電連接,所述第二或非門的輸出端輸出第二時鐘信號至所述第二控制器,所述第二控制器根據(jù)所述第一時鐘信號和所述第二時鐘信號輸出控制信號。
13、在本公開一些實施例中,所述柵壓自舉電路包括第十五晶體管和第十六晶體管,所述第十五晶體管和所述第十六晶體管的控制端接收控制模塊輸出的控制信號,所述第十五晶體管的第一端與接地節(jié)點電連接,所述第十六晶體管的第一端與電源節(jié)點電連接,所述第十五晶體管的第二端和所述自舉電容的第一端電連接,所述第十六晶體管的第二端和所述自舉電容的第二端電連接。
14、在本公開一些實施例中,所述第一開關單元包第一晶體管和第二晶體管,所述第一晶體管的第一端和所述第二晶體管的第一端分別接收一輸入端的輸入信號的電壓,所述第一晶體管的第二端和所述第二晶體管的第二端分別與所述自舉電容的第一端電連接,所述第一晶體管的控制端和所述第二晶體管的控制端接收控制模塊輸出的控制信號。
15、在本公開一些實施例中,所述第二開關單元包括第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管和第十一晶體管,所述第三晶體管和所述第四晶體管的第一端與接收輸入端的輸入信號的電壓,所述第三晶體管和所述第四晶體管的第二端與第一節(jié)點電連接,所述第五晶體管和所述第六晶體管的第一端與所述自舉電容的第二端電連接,所述第五晶體管和所述第六晶體管的第二端與第二節(jié)點電連接,所述第七晶體管的第一端和所述第八晶體管的第一端分別與電源節(jié)點電連接,所述第七晶體管的第二端與所述第一節(jié)點電連接,所述第八晶體管的第二端與所述第二節(jié)點電連接,所述第十一晶體管的第一端與所述第二節(jié)點電連接,所述第十一晶體管的第二端與所述第三節(jié)點電連接,第十一晶體管的控制端與第一節(jié)點電連接所述第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管和第八晶體管控制端接收所述控制模塊輸出的控制信號。
16、本公開實施例提供的選擇器,通過設置選擇器包括控制模塊和通路模塊,通路模塊包括柵壓自舉電路、自舉電容、第一開關單元、第二開關單元、電壓控制電路以及采樣晶體管,在控制模塊控制柵壓自舉電路將自舉電容充電至第一預設值之后,先控制電壓控制電路使采樣晶體管的控制端的電壓為第一預設值,以導通采樣晶體管,本文檔來自技高網(wǎng)...
【技術保護點】
1.一種選擇器,其特征在于,包括控制模塊和通路模塊;
2.根據(jù)權利要求1所述的選擇器,其特征在于,
3.根據(jù)權利要求1所述的選擇器,其特征在于,包括多個所述通路模塊。
4.根據(jù)權利要求3所述的選擇器,其特征在于,多個所述通路模塊共用同一所述柵壓自舉電路和同一所述自舉電容。
5.根據(jù)權利要求1所述的選擇器,其特征在于,所述電壓控制電壓電路包括第十二晶體管、第十三晶體管和第十四晶體管,所述第十二晶體管的第一端與接地節(jié)點電連接,所述第十四晶體管的第一端與電源節(jié)點電連接,所述第十二晶體管的第二端和所述第十四晶體管的第二端分別與所述第十三晶體管的第一端電連接,所述第十三晶體管的第二端與所述采樣晶體管的控制端電連接,所述第十二晶體管、所述第十三晶體管和所述第十四晶體管的控制端接收控制模塊輸出的控制信號。
6.根據(jù)權利要求1所述的選擇器,其特征在于,所述控制模塊包括第一緩沖器、第一反相器、延時器、與門和第一控制器,所述第一緩沖器和所述第一反相器的輸入端接收初始時鐘信號,所述第一緩沖器的輸出端輸出第一時鐘信號至所述第一控制器,所述第一反
7.根據(jù)權利要求1所述的選擇器,其特征在于,所述控制模塊包括第二反相器、第二緩沖器、第一或非門、第二或非門和第二控制器,所述第二反相器的輸入端和所述第二緩沖器的輸入端接收初始時鐘信號,所述第二反相器的輸出端與所述第一或非門的第一輸入端電連接,所述第一或非門的第二輸入端與所述第二或非門的輸出端電連接,所述第一或非門的輸出端輸出第一時鐘信號至所述第二控制器,所述第二緩沖器的輸出端與所述第二或非門的第一輸入端電連接,所述第二或非門的第二輸入端與所述第一或非門的輸出端電連接,所述第二或非門的輸出端輸出第二時鐘信號至所述第二控制器,所述第二控制器根據(jù)所述第一時鐘信號和所述第二時鐘信號輸出控制信號。
8.根據(jù)權利要求1所述的選擇器,其特征在于,所述柵壓自舉電路包括第十五晶體管和第十六晶體管,所述第十五晶體管和所述第十六晶體管的控制端接收控制模塊輸出的控制信號,所述第十五晶體管的第一端與接地節(jié)點電連接,所述第十六晶體管的第一端與電源節(jié)點電連接,所述第十五晶體管的第二端和所述自舉電容的第一端電連接,所述第十六晶體管的第二端和所述自舉電容的第二端電連接。
9.根據(jù)權利要求1所述的選擇器,其特征在于,所述第一開關單元包第一晶體管和第二晶體管,所述第一晶體管的第一端和所述第二晶體管的第一端分別接收一輸入端的輸入信號的電壓,所述第一晶體管的第二端和所述第二晶體管的第二端分別與所述自舉電容的第一端電連接,所述第一晶體管的控制端和所述第二晶體管的控制端接收控制模塊輸出的控制信號。
10.根據(jù)權利要求1所述的選擇器,其特征在于,所述第二開關單元包括第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管和第十一晶體管,所述第三晶體管和所述第四晶體管的第一端與接收輸入端的輸入信號的電壓,所述第三晶體管和所述第四晶體管的第二端與第一節(jié)點電連接,所述第五晶體管和所述第六晶體管的第一端與所述自舉電容的第二端電連接,所述第五晶體管和所述第六晶體管的第二端與第二節(jié)點電連接,所述第七晶體管的第一端和所述第八晶體管的第一端分別與電源節(jié)點電連接,所述第七晶體管的第二端與所述第一節(jié)點電連接,所述第八晶體管的第二端與所述第二節(jié)點電連接,所述第十一晶體管的第一端與所述第二節(jié)點電連接,所述第十一晶體管的第二端與所述第三節(jié)點電連接,第十一晶體管的控制端與第一節(jié)點電連接所述第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管和第八晶體管控制端接收所述控制模塊輸出的控制信號。
...【技術特征摘要】
1.一種選擇器,其特征在于,包括控制模塊和通路模塊;
2.根據(jù)權利要求1所述的選擇器,其特征在于,
3.根據(jù)權利要求1所述的選擇器,其特征在于,包括多個所述通路模塊。
4.根據(jù)權利要求3所述的選擇器,其特征在于,多個所述通路模塊共用同一所述柵壓自舉電路和同一所述自舉電容。
5.根據(jù)權利要求1所述的選擇器,其特征在于,所述電壓控制電壓電路包括第十二晶體管、第十三晶體管和第十四晶體管,所述第十二晶體管的第一端與接地節(jié)點電連接,所述第十四晶體管的第一端與電源節(jié)點電連接,所述第十二晶體管的第二端和所述第十四晶體管的第二端分別與所述第十三晶體管的第一端電連接,所述第十三晶體管的第二端與所述采樣晶體管的控制端電連接,所述第十二晶體管、所述第十三晶體管和所述第十四晶體管的控制端接收控制模塊輸出的控制信號。
6.根據(jù)權利要求1所述的選擇器,其特征在于,所述控制模塊包括第一緩沖器、第一反相器、延時器、與門和第一控制器,所述第一緩沖器和所述第一反相器的輸入端接收初始時鐘信號,所述第一緩沖器的輸出端輸出第一時鐘信號至所述第一控制器,所述第一反相器的輸出端分別與所述與門的第一輸入端和所述延時器的輸入端電連接,所述延時器的輸出端與所述與門的第二輸入端電連接,所述與門的輸出端輸出第二時鐘信號至所述第一控制器,所述第一控制器根據(jù)所述第一時鐘信號和所述第二時鐘信號輸出控制信號。
7.根據(jù)權利要求1所述的選擇器,其特征在于,所述控制模塊包括第二反相器、第二緩沖器、第一或非門、第二或非門和第二控制器,所述第二反相器的輸入端和所述第二緩沖器的輸入端接收初始時鐘信號,所述第二反相器的輸出端與所述第一或非門的第一輸入端電連接,所述第一或非門的第二輸入端與所述第二或非門的輸出端電連接,所述第一或非門的輸出端輸出第一時鐘信號至所述第二控制器,所述第二緩沖器的輸出端與所述第二或非門的第一輸入端電連接,所述第二或非門的第二...
【專利技術屬性】
技術研發(fā)人員:馬璇,滿雪成,崔珊珊,
申請(專利權)人:圣邦微電子北京股份有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。