System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術實現(xiàn)步驟摘要】
【國外來華專利技術】
技術介紹
技術實現(xiàn)思路
1、正在尋找如下構思,通過該構思可以提供具有減小的面積和高性能的pll。
2、本專利技術的目的是提供改進的鎖相環(huán)。以上目的通過根據(jù)獨立權利要求的要求保護事項來實現(xiàn)。在從屬權利要求中限定了進一步的發(fā)展。
3、根據(jù)實施方式,鎖相環(huán)電路包括模擬部、積分部和壓控振蕩器,該壓控振蕩器被配置成接收來自模擬部的第一電流信號和來自積分部的第二電流信號,并且被配置成輸出輸出時鐘。積分部被配置成接收第一更新信號和第二更新信號,該第一更新信號和第二更新信號各自具有基于輸入時鐘與輸出時鐘之間的相位差的至少一個狀態(tài),積分部包括相互連接以形成環(huán)形振蕩器的三個積分器單元。
4、在本公開內(nèi)容中使用的術語“模擬部”可以指鎖相環(huán)電路的一部分,其包括已經(jīng)在經(jīng)典模擬pll中使用的部件。
5、例如,積分器單元中的每一個可以包括第一數(shù)字輸入,該第一數(shù)字輸入被配置成接收根據(jù)輸入時鐘與輸出時鐘之間的相位差的信號。
6、鎖相環(huán)還可以包括電流生成器,該電流生成器電連接至積分器單元中的至少一個積分器單元。該電流生成器可以形成積分部的部件。
7、電流生成器可以被配置成從積分器單元中的至少一個積分器單元接收第一電壓信號,并且被配置成生成第二電流信號的第一子信號,該第一子信號取決于輸入時鐘與輸出時鐘之間的相位差。
8、根據(jù)實施方式,積分器單元中的每一個包括數(shù)字輸出,該數(shù)字輸出連接至積分器單元中的另一個積分器單元的第二數(shù)字輸入。由數(shù)字輸出輸出的數(shù)
9、例如,鎖相環(huán)電路還可以包括計數(shù)器。積分器單元中的至少一個積分器單元的數(shù)字輸出還可以連接至計數(shù)器。
10、作為示例,當數(shù)字輸出信號指示第一電壓信號改變?yōu)榈陀诘谝活A定值的值時,計數(shù)器的計數(shù)器值可以在第一方向上改變。例如,根據(jù)所使用的電流生成器的晶體管的極性,當數(shù)字輸出信號指示第一電壓信號改變?yōu)榈陀诘谝活A定值的值時,計數(shù)器值可以增加。例如,在電流生成器包括pmos晶體管的情況下,計數(shù)器值可以增加。當電流生成器包括nmos晶體管時,計數(shù)器值可以減小。
11、此外,當數(shù)字輸出信號指示第一電壓信號改變?yōu)楦哂诘谝活A定值的值時,計數(shù)器的計數(shù)器值可以在與第一方向相反的第二方向上改變。例如,當電流生成器包括pmos晶體管時,計數(shù)器值可以減小。當電流生成器包括nmos晶體管時,計數(shù)器值可以增加。
12、根據(jù)另一實施方式,積分器單元中的第一積分器單元的數(shù)字輸出連接至計數(shù)器,并且當數(shù)字輸出信號指示第一電壓信號改變?yōu)楦哂诘谝活A定值的值時,計數(shù)器的計數(shù)器值在第一方向上改變。以與以上已經(jīng)討論的類似方式,根據(jù)所使用的電流生成器的晶體管的極性,當數(shù)字輸出信號指示第一電壓信號改變?yōu)榈陀诘谝活A定值的值時,計數(shù)器值可以增加。例如,在電流生成器包括pmos晶體管的情況下,計數(shù)器值可以增加。當電流生成器包括nmos晶體管時,計數(shù)器值可以減小。
13、電流生成器還可以被配置成從計數(shù)器接收計數(shù)器信號并且被配置成生成第二電流信號的第二子信號,第一子信號和第二子信號被相加。因此,電流生成器可以用作數(shù)模轉換器(dac)。
14、例如,電流生成器可以被配置成當相位差為零時生成恒定電流。
15、積分器單元中的每一個可以被配置成接收從積分器單元中的另一個積分器單元輸出的數(shù)字輸出信號,并且被配置成當數(shù)字輸出信號指示積分器單元中的另一個積分器單元的輸出電壓改變?yōu)榈陀诘谝活A定值的值時,將輸出電壓的電平設置為第二預定值。
16、例如,積分器單元中的每一個可以在第一振蕩模式或第二振蕩模式下可操作。在第一振蕩模式下,積分器單元的輸出電壓可以從第二預定值下降至接地,并且在第二振蕩模式下,積分器單元的輸出電壓可以從接地上升至第二預定值。
17、例如,可以基于輸入時鐘與輸出時鐘之間的相位差的檢測結果來選擇振蕩模式。作為示例,當輸出時鐘滯后于輸入時鐘時,可以選擇第一振蕩模式,并且當輸出時鐘領先于輸入時鐘時,可以選擇第二振蕩模式,或者反之亦然。
18、集成電路可以包括以上已經(jīng)說明的鎖相環(huán)電路。
19、電子設備可以包括以上已經(jīng)說明的鎖相環(huán)電路。
20、例如,電子設備可以選自傳感器、環(huán)境光傳感器、飛行時間傳感器、生物醫(yī)學應用或用于汽車應用的電子設備。
本文檔來自技高網(wǎng)...【技術保護點】
1.一種鎖相環(huán)電路(10),包括:
2.根據(jù)權利要求1所述的鎖相環(huán)電路(10),其中,所述積分器單元(31)中的每一個包括第一數(shù)字輸入(32),所述第一數(shù)字輸入被配置成接收根據(jù)所述輸入時鐘(fI)與所述輸出時鐘(fO)之間的相位差的信號。
3.根據(jù)權利要求1或2所述的鎖相環(huán)電路(10),還包括電流生成器(41),所述電流生成器電連接至所述積分器單元(31)中的至少一個積分器單元。
4.根據(jù)權利要求3所述的鎖相環(huán)電路(10),其中,所述電流生成器(41)被配置成從所述積分器單元(31)中的至少一個積分器單元接收第一電壓信號,并且被配置成生成所述第二電流信號的第一子信號,所述第一子信號取決于所述輸入時鐘(fI)與所述輸出時鐘(fO)之間的相位差。
5.根據(jù)權利要求4所述的鎖相環(huán)電路(10),其中,所述積分器單元(31)中的每一個包括數(shù)字輸出(34),所述數(shù)字輸出連接至所述積分器單元(33)中的另一個積分器單元的第二數(shù)字輸入(33),由所述數(shù)字輸出(34)輸出的數(shù)字輸出信號指示由所述積分器單元(31)輸出的所述第一電壓信號是低于第一預定值
6.根據(jù)權利要求5所述的鎖相環(huán)電路(10),還包括計數(shù)器,其中,所述積分器單元中的至少一個積分器單元的數(shù)字輸出還連接至所述計數(shù)器。
7.根據(jù)權利要求6所述的鎖相環(huán)電路(10),其中,當所述數(shù)字輸出信號指示所述第一電壓信號改變?yōu)榈陀谒龅谝活A定值的值時,所述計數(shù)器的計數(shù)器值在第一方向上改變。
8.根據(jù)權利要求6或7所述的鎖相環(huán)電路(10),其中,當所述數(shù)字輸出信號指示所述第一電壓信號改變?yōu)楦哂谒龅谝活A定值的值時,所述計數(shù)器的計數(shù)器值在與所述第一方向相反的第二方向上改變。
9.根據(jù)權利要求6所述的鎖相環(huán)電路(10),其中,所述積分器單元中的第一積分器單元的數(shù)字輸出連接至所述計數(shù)器,并且當所述數(shù)字輸出信號指示所述第一電壓信號改變?yōu)楦哂谒龅谝活A定值的值時,所述計數(shù)器的計數(shù)器值在第一方向上改變。
10.根據(jù)權利要求7或9中任一項所述的鎖相環(huán)電路(10),其中,所述電流生成器還被配置成從所述計數(shù)器接收計數(shù)器信號,并且被配置成生成所述第二電流信號的第二子信號,所述第一子信號和所述第二子信號被相加。
11.根據(jù)權利要求3至10中任一項所述的鎖相環(huán)電路(10),其中,所述電流生成器(41)被配置成當所述相位差為零時生成恒定電流。
12.根據(jù)權利要求5至11中任一項所述的鎖相環(huán)電路(10),其中,所述積分器單元(31)中的每一個被配置成接收從所述積分器單元(31)中的另一個積分器單元輸出的所述數(shù)字輸出信號,并且被配置成當所述數(shù)字輸出信號指示所述積分器單元中的所述另一個積分器單元的輸出電壓改變?yōu)榈陀谒龅谝活A定值的值時,將所述輸出電壓的電平設置為第二預定值。
13.根據(jù)前述權利要求中任一項所述的鎖相環(huán)電路(10),其中,所述積分器單元(31)中的每一個能夠在第一振蕩模式或第二振蕩模式下操作,其中,在所述第一振蕩模式下,所述積分器單元(31)的輸出電壓從所述第二預定值下降至接地(GND),并且在所述第二振蕩模式下,所述積分器單元(31)的輸出電壓從接地(GND)上升至所述第二預定值。
14.一種集成電路(1),包括根據(jù)前述權利要求中任一項所述的鎖相環(huán)電路(10)。
15.一種電子設備(5),包括根據(jù)權利要求1至13中任一項所述的鎖相環(huán)電路(10)。
16.根據(jù)權利要求15所述的電子設備(5),所述電子設備選自傳感器、環(huán)境光傳感器、飛行時間傳感器、生物醫(yī)學應用或用于汽車應用的電子設備。
...【技術特征摘要】
【國外來華專利技術】
1.一種鎖相環(huán)電路(10),包括:
2.根據(jù)權利要求1所述的鎖相環(huán)電路(10),其中,所述積分器單元(31)中的每一個包括第一數(shù)字輸入(32),所述第一數(shù)字輸入被配置成接收根據(jù)所述輸入時鐘(fi)與所述輸出時鐘(fo)之間的相位差的信號。
3.根據(jù)權利要求1或2所述的鎖相環(huán)電路(10),還包括電流生成器(41),所述電流生成器電連接至所述積分器單元(31)中的至少一個積分器單元。
4.根據(jù)權利要求3所述的鎖相環(huán)電路(10),其中,所述電流生成器(41)被配置成從所述積分器單元(31)中的至少一個積分器單元接收第一電壓信號,并且被配置成生成所述第二電流信號的第一子信號,所述第一子信號取決于所述輸入時鐘(fi)與所述輸出時鐘(fo)之間的相位差。
5.根據(jù)權利要求4所述的鎖相環(huán)電路(10),其中,所述積分器單元(31)中的每一個包括數(shù)字輸出(34),所述數(shù)字輸出連接至所述積分器單元(33)中的另一個積分器單元的第二數(shù)字輸入(33),由所述數(shù)字輸出(34)輸出的數(shù)字輸出信號指示由所述積分器單元(31)輸出的所述第一電壓信號是低于第一預定值還是高于第一預定值。
6.根據(jù)權利要求5所述的鎖相環(huán)電路(10),還包括計數(shù)器,其中,所述積分器單元中的至少一個積分器單元的數(shù)字輸出還連接至所述計數(shù)器。
7.根據(jù)權利要求6所述的鎖相環(huán)電路(10),其中,當所述數(shù)字輸出信號指示所述第一電壓信號改變?yōu)榈陀谒龅谝活A定值的值時,所述計數(shù)器的計數(shù)器值在第一方向上改變。
8.根據(jù)權利要求6或7所述的鎖相環(huán)電路(10),其中,當所述數(shù)字輸出信號指示所述第一電壓信號改變?yōu)楦哂谒龅谝活A定值的值時,所述計數(shù)器的計數(shù)器值在與所述第一方向相反的第二方向上改變。
9.根據(jù)權利要求6所述的鎖相環(huán)電路...
【專利技術屬性】
技術研發(fā)人員:尼科·巴科,格雷戈爾·沙茨貝格爾,伊萬·布雷佐維奇,
申請(專利權)人:艾邁斯歐司朗股份有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。