System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實現(xiàn)步驟摘要】
本專利技術(shù)屬于集成電路,具體涉及一種信號校準(zhǔn)電路、ook調(diào)制電路及信號處理方法。
技術(shù)介紹
1、數(shù)字隔離器發(fā)射端利用調(diào)制電路將低頻數(shù)據(jù)信號調(diào)制到高頻進行發(fā)送,對調(diào)制電路提出了一定的要求。
2、常見的ook調(diào)制電路為一個與門,兩個輸入分別為時鐘信號clk和數(shù)據(jù)信號data。由于數(shù)字隔離器需要傳輸0hz到幾十mhz的數(shù)據(jù)信號data,時鐘信號clk的頻率不可能設(shè)計成永遠(yuǎn)為數(shù)據(jù)信號data頻率的整數(shù)倍。時鐘信號clk頻率非數(shù)據(jù)信號data整數(shù)倍時,調(diào)制時容易出現(xiàn)信號抖動(jitter)問題,尤其是高頻的數(shù)據(jù)信號data。如圖1所示,數(shù)據(jù)信號data經(jīng)過上混頻,所得信號clkq在不同數(shù)據(jù)周期有效信號寬度不同,這樣的信號經(jīng)過隔離電容濾波,濾波后放大的信號clkp,再經(jīng)數(shù)字隔離器接收端,最后解調(diào)出的信號clko會出現(xiàn)不同數(shù)據(jù)周期占空比不一致的問題。
3、公開于該
技術(shù)介紹
部分的信息僅僅旨在增加對本專利技術(shù)的總體背景的理解,而不應(yīng)當(dāng)被視為承認(rèn)或以任何形式暗示該信息構(gòu)成已為本領(lǐng)域一般技術(shù)人員所公知的現(xiàn)有技術(shù)。
技術(shù)實現(xiàn)思路
1、本專利技術(shù)的目的在于提供一種信號校準(zhǔn)電路、ook調(diào)制電路及信號處理方法,其能夠在時鐘信號頻率非數(shù)據(jù)信號整數(shù)倍時,使得校準(zhǔn)后的時鐘信號在不同數(shù)據(jù)周期占空比均保持一致。
2、為了實現(xiàn)上述目的,本專利技術(shù)一具體實施例提供了一種信號校準(zhǔn)電路,用于基于數(shù)據(jù)信號對時鐘信號進行校準(zhǔn),所述信號校準(zhǔn)電路包括:鑒相模塊、信號產(chǎn)生電路、時間數(shù)字轉(zhuǎn)化模塊以及校準(zhǔn)模
3、鑒相模塊用于對數(shù)據(jù)信號和時鐘信號進行相位檢測,以產(chǎn)生表征數(shù)據(jù)信號和時鐘信號之間相位差的表征信號;
4、信號產(chǎn)生電路用于基于數(shù)據(jù)信號產(chǎn)生一個或多個脈沖信號;
5、時間數(shù)字轉(zhuǎn)化模塊用于基于脈沖信號對表征信號的脈寬進行檢測以產(chǎn)生控制信號;
6、校準(zhǔn)模塊用于基于控制信號的控制輸出對時鐘信號進行校準(zhǔn)后的結(jié)果時鐘信號。
7、在本專利技術(shù)的一個或多個實施例中,所述鑒相模塊包括第一觸發(fā)器、反相單元和第一邏輯單元,所述第一觸發(fā)器的輸入端用于接收數(shù)據(jù)信號,所述第一觸發(fā)器的時鐘輸入端用于接收時鐘信號,所述反相單元的輸入端用于接收數(shù)據(jù)信號,所述第一觸發(fā)器的置位端與反相單元的輸出端相連,所述第二邏輯單元的第一輸入端與第一觸發(fā)器的輸出端相連,所述第二邏輯單元的第二輸入端與反相單元的輸出端相連,所述第二邏輯單元的輸出端用于輸出表征信號。
8、在本專利技術(shù)的一個或多個實施例中,所述信號產(chǎn)生電路包括脈沖產(chǎn)生模塊,所述脈沖產(chǎn)生模塊用于基于數(shù)據(jù)信號的邊沿產(chǎn)生脈沖信號;或者
9、所述信號產(chǎn)生電路包括脈沖產(chǎn)生模塊和第一延時模塊,所述脈沖產(chǎn)生模塊用于基于數(shù)據(jù)信號的邊沿產(chǎn)生初始的脈沖信號,所述第一延時模塊用于對初始的脈沖信號進行一次或多次延時產(chǎn)生一個或多個后續(xù)的脈沖信號。
10、在本專利技術(shù)的一個或多個實施例中,所述時間數(shù)字轉(zhuǎn)化模塊包括一個或多個第二觸發(fā)器,所述第二觸發(fā)器的輸入端用于接收表征信號,所述第二觸發(fā)器的時鐘輸入端用于接收對應(yīng)的脈沖信號,一個或多個所述第二觸發(fā)器的輸出端用于輸出控制信號。
11、在本專利技術(shù)的一個或多個實施例中,所述校準(zhǔn)模塊包括相連的緩沖單元和調(diào)節(jié)單元,所述調(diào)節(jié)單元基于控制信號的控制調(diào)節(jié)緩沖單元的延時時間,所述緩沖單元基于時鐘信號以及調(diào)節(jié)單元的調(diào)節(jié)輸出結(jié)果時鐘信號;或者
12、所述校準(zhǔn)模塊包括相連的第二延時模塊和選通模塊,所述第二延時模塊用于對時鐘信號進行一次或多次延時,所述選通模塊用于基于控制信號的控制對原時鐘信號和延時后的時鐘信號進行選擇以輸出結(jié)果時鐘信號。
13、本專利技術(shù)還公開了一種ook調(diào)制電路,包括第一邏輯單元和所述的信號校準(zhǔn)電路,所述第一邏輯單元用于將信號校準(zhǔn)電路輸出的結(jié)果時鐘信號與數(shù)據(jù)信號進行邏輯運算產(chǎn)生調(diào)制信號。
14、本專利技術(shù)還公開了一種信號處理方法,基于所述的信號校準(zhǔn)電路,所述信號處理方法包括:
15、對數(shù)據(jù)信號和時鐘信號進行相位檢測,以產(chǎn)生表征數(shù)據(jù)信號和時鐘信號之間相位差的表征信號;
16、基于數(shù)據(jù)信號產(chǎn)生一個或多個脈沖信號;
17、基于脈沖信號對表征信號的脈寬進行檢測以產(chǎn)生控制信號;
18、基于控制信號輸出對時鐘信號進行校準(zhǔn)后的結(jié)果時鐘信號。
19、在本專利技術(shù)的一個或多個實施例中,所述基于脈沖信號對表征信號的脈寬進行檢測以產(chǎn)生控制信號包括:
20、基于位于表征信號的脈寬范圍內(nèi)的脈沖信號的邊沿數(shù)量,獲得控制信號的有效位數(shù)。
21、在本專利技術(shù)的一個或多個實施例中,所述基于控制信號輸出對時鐘信號進行校準(zhǔn)后的結(jié)果時鐘信號包括:
22、基于控制信號對延時時間進行調(diào)節(jié)以輸出結(jié)果時鐘信號;或者
23、對時鐘信號進行一次或多次延時,基于控制信號的控制對原時鐘信號和延時后的時鐘信號進行選擇以輸出結(jié)果時鐘信號。
24、在本專利技術(shù)的一個或多個實施例中,所述信號處理方法還包括:將結(jié)果時鐘信號與數(shù)據(jù)信號進行邏輯運算產(chǎn)生調(diào)制信號。
25、與現(xiàn)有技術(shù)相比,本專利技術(shù)的信號校準(zhǔn)電路、ook調(diào)制電路及信號處理方法,通過脈沖信號對表征數(shù)據(jù)信號和時鐘信號之間相位差的表征信號進行檢測以產(chǎn)生相應(yīng)的控制信號,從而對時鐘信號進行校準(zhǔn)得到結(jié)果時鐘信號,使得在數(shù)據(jù)信號的有效脈寬范圍內(nèi)的結(jié)果時鐘信號均保持同步,從而有利于解決在pvt影響下或者時鐘頻率非數(shù)據(jù)信號頻率非整數(shù)倍帶來的最后解調(diào)出來的信號的占空比差距大的問題;本專利技術(shù)適用于任意通道數(shù)的數(shù)字隔離器。
本文檔來自技高網(wǎng)...【技術(shù)保護點】
1.一種信號校準(zhǔn)電路,其特征在于,用于基于數(shù)據(jù)信號對時鐘信號進行校準(zhǔn),所述信號校準(zhǔn)電路包括:
2.根據(jù)權(quán)利要求1所述的信號校準(zhǔn)電路,其特征在于,所述鑒相模塊包括第一觸發(fā)器、反相單元和第一邏輯單元,所述第一觸發(fā)器的輸入端用于接收數(shù)據(jù)信號,所述第一觸發(fā)器的時鐘輸入端用于接收時鐘信號,所述反相單元的輸入端用于接收數(shù)據(jù)信號,所述第一觸發(fā)器的置位端與反相單元的輸出端相連,所述第二邏輯單元的第一輸入端與第一觸發(fā)器的輸出端相連,所述第二邏輯單元的第二輸入端與反相單元的輸出端相連,所述第二邏輯單元的輸出端用于輸出表征信號。
3.根據(jù)權(quán)利要求1所述的信號校準(zhǔn)電路,其特征在于,所述信號產(chǎn)生電路包括脈沖產(chǎn)生模塊,所述脈沖產(chǎn)生模塊用于基于數(shù)據(jù)信號的邊沿產(chǎn)生脈沖信號;或者
4.根據(jù)權(quán)利要求1所述的信號校準(zhǔn)電路,其特征在于,所述時間數(shù)字轉(zhuǎn)化模塊包括一個或多個第二觸發(fā)器,所述第二觸發(fā)器的輸入端用于接收表征信號,所述第二觸發(fā)器的時鐘輸入端用于接收對應(yīng)的脈沖信號,一個或多個所述第二觸發(fā)器的輸出端用于輸出控制信號。
5.根據(jù)權(quán)利要求1所述的信號校準(zhǔn)電路,其特征在于,所
6.一種OOK調(diào)制電路,其特征在于,包括第一邏輯單元和如權(quán)利要求1~5任一項所述的信號校準(zhǔn)電路,所述第一邏輯單元用于將信號校準(zhǔn)電路輸出的結(jié)果時鐘信號與數(shù)據(jù)信號進行邏輯運算產(chǎn)生調(diào)制信號。
7.一種信號處理方法,其特征在于,基于如權(quán)利要求1~6任一項所述的信號校準(zhǔn)電路,所述信號處理方法包括:
8.根據(jù)權(quán)利要求7所述的信號處理方法,其特征在于,所述基于脈沖信號對表征信號的脈寬進行檢測以產(chǎn)生控制信號包括:
9.根據(jù)權(quán)利要求7所述的信號處理方法,其特征在于,所述基于控制信號輸出對時鐘信號進行校準(zhǔn)后的結(jié)果時鐘信號包括:
10.根據(jù)權(quán)利要求7所述的信號處理方法,其特征在于,所述信號處理方法還包括:將結(jié)果時鐘信號與數(shù)據(jù)信號進行邏輯運算產(chǎn)生調(diào)制信號。
...【技術(shù)特征摘要】
1.一種信號校準(zhǔn)電路,其特征在于,用于基于數(shù)據(jù)信號對時鐘信號進行校準(zhǔn),所述信號校準(zhǔn)電路包括:
2.根據(jù)權(quán)利要求1所述的信號校準(zhǔn)電路,其特征在于,所述鑒相模塊包括第一觸發(fā)器、反相單元和第一邏輯單元,所述第一觸發(fā)器的輸入端用于接收數(shù)據(jù)信號,所述第一觸發(fā)器的時鐘輸入端用于接收時鐘信號,所述反相單元的輸入端用于接收數(shù)據(jù)信號,所述第一觸發(fā)器的置位端與反相單元的輸出端相連,所述第二邏輯單元的第一輸入端與第一觸發(fā)器的輸出端相連,所述第二邏輯單元的第二輸入端與反相單元的輸出端相連,所述第二邏輯單元的輸出端用于輸出表征信號。
3.根據(jù)權(quán)利要求1所述的信號校準(zhǔn)電路,其特征在于,所述信號產(chǎn)生電路包括脈沖產(chǎn)生模塊,所述脈沖產(chǎn)生模塊用于基于數(shù)據(jù)信號的邊沿產(chǎn)生脈沖信號;或者
4.根據(jù)權(quán)利要求1所述的信號校準(zhǔn)電路,其特征在于,所述時間數(shù)字轉(zhuǎn)化模塊包括一個或多個第二觸發(fā)器,所述第二觸發(fā)器的輸入端用于接收表征信號,所述第二觸發(fā)器的時鐘輸入端用于接收對應(yīng)的脈沖信號,一個或多個所述第二觸發(fā)器的輸出端用于輸出控制信號。...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:季佳文,
申請(專利權(quán))人:思瑞浦微電子科技蘇州股份有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。