System.ArgumentOutOfRangeException: 索引和長(zhǎng)度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實(shí)現(xiàn)步驟摘要】
本申請(qǐng)涉及通信,尤其涉及一種終端設(shè)備及其節(jié)能方法、裝置、介質(zhì)、產(chǎn)品及計(jì)算機(jī)設(shè)備。
技術(shù)介紹
1、在通信過(guò)程中,ue(user?equipment,用戶設(shè)備)常用的基本工作方式是監(jiān)測(cè)pdcch(physical?downlink?control?channel,物理下行控制信道)獲取基站給當(dāng)前ue的上下行調(diào)度信息。
2、目前,ue接收到調(diào)度信息后,通常會(huì)將調(diào)度信息經(jīng)由pdcch譯碼單元傳輸?shù)綄S锰幚砥鳎鏻1c(layer?1control,第一層控制)處理器,再由專用處理器根據(jù)所傳輸?shù)男畔⑴袛嗍欠裨试S關(guān)閉ue的rf(radio?frequency,射頻)接收功能,若允許,則由該專用處理器控制rf接收功能關(guān)閉,從而實(shí)現(xiàn)省電。
3、然而,從ue接收到調(diào)度信息、再到專用處理器完成相關(guān)檢測(cè)后發(fā)出針對(duì)rf接收功能的關(guān)閉指示,中間間隔了較長(zhǎng)的時(shí)間,在這段時(shí)間內(nèi)需要保持rf接收功能的打開(kāi),并且需要專用處理器參與到相關(guān)數(shù)據(jù)處理的過(guò)程當(dāng)中,從而會(huì)提高終端設(shè)備的功耗,導(dǎo)致省電性能不佳。
技術(shù)實(shí)現(xiàn)思路
1、為了解決上述技術(shù)問(wèn)題,本申請(qǐng)實(shí)施例提出了一種終端設(shè)備及其節(jié)能方法、裝置、介質(zhì)、產(chǎn)品及計(jì)算機(jī)設(shè)備,能夠降低終端設(shè)備的功耗以提高節(jié)能效果。
2、第一方面,本申請(qǐng)實(shí)施例提供了一種終端設(shè)備的節(jié)能方法,所述終端設(shè)備包括物理下行控制信道pdcch譯碼單元及射頻rf單元,所述方法應(yīng)用于所述pdcch譯碼單元,所述方法包括:
3、基于調(diào)度信息確定譯碼結(jié)果;
5、在判定滿足所述提前關(guān)斷條件的情況下,發(fā)送關(guān)閉指示信息至所述rf單元,其中,所述關(guān)閉指示信息用于指示關(guān)閉所述rf單元的rf接收功能。
6、進(jìn)一步的,所述關(guān)閉指示信息用于觸發(fā)預(yù)存于所述rf單元中的關(guān)斷指示信號(hào),所述關(guān)斷指示信號(hào)用于在被觸發(fā)時(shí)指示關(guān)閉所述rf接收功能。
7、進(jìn)一步的,所述rf單元包括目標(biāo)接口及用于控制所述rf接收功能的rf接收通路,所述pdcch譯碼單元經(jīng)由所述目標(biāo)接口接收所述調(diào)度信息;
8、其中,所述關(guān)斷指示信號(hào)預(yù)存于所述目標(biāo)接口,用于在被觸發(fā)時(shí)指示關(guān)斷所述rf接收通路以關(guān)閉所述rf接收功能。
9、進(jìn)一步的,所述判斷所述譯碼結(jié)果是否滿足提前關(guān)斷條件,包括:
10、根據(jù)所述譯碼結(jié)果,判斷所述調(diào)度信息中是否存在下行控制信息dci;
11、在所述調(diào)度信息中不存在所述dci的情況下,判定滿足所述提前關(guān)斷條件;
12、在所述調(diào)度信息中存在所述dci的情況下,基于所述譯碼結(jié)果所包含的dci譯碼結(jié)果,判斷是否滿足所述提前關(guān)斷條件。
13、進(jìn)一步的,所述dci譯碼結(jié)果包括第一dci參數(shù)及dci上下行指示信息,所述第一dci參數(shù)指示與所述dci對(duì)應(yīng)的調(diào)度時(shí)刻,所述基于所述譯碼結(jié)果所包含的dci譯碼結(jié)果,判斷是否滿足所述提前關(guān)斷條件,包括:
14、判斷在當(dāng)前時(shí)隙內(nèi)接收到的調(diào)度信息中,是否解析出表征為下行dci的dci上下行指示信息、且所指示的調(diào)度時(shí)刻為當(dāng)前時(shí)隙的第一dci參數(shù),若是,則判定不滿足所述提前關(guān)斷條件。
15、進(jìn)一步的,所述pdcch譯碼單元中預(yù)存有簡(jiǎn)化物理下行共享信道pdsch時(shí)域分配表,所述調(diào)度信息包括dci,所述譯碼結(jié)果包括第一dci參數(shù)及dci上下行指示信息,所述基于調(diào)度信息確定譯碼結(jié)果,包括:
16、從所述dci中提取出所述dci上下行指示信息;
17、在所述dci上下行指示信息表征為下行dci的情況下,基于所述dci,在所述簡(jiǎn)化pdsch時(shí)域分配表中獲取所述第一dci參數(shù)。
18、進(jìn)一步的,所述dci至少包括dci載荷;
19、所述從所述dci中提取出所述dci上下行指示信息,包括:
20、從所述dci載荷所包含的用于指示上行或下行調(diào)度的指示域中,獲取所述dci上下行指示信息;
21、所述基于所述dci,在所述簡(jiǎn)化pdsch時(shí)域分配表中獲取所述第一dci參數(shù),包括:
22、在所述dci載荷中,確定與所述dci的格式對(duì)應(yīng)的時(shí)域資源分配tdra域;
23、基于所述tdra域,在所述簡(jiǎn)化pdsch時(shí)域分配表中進(jìn)行查詢,得到所述第一dci參數(shù),其中,所述簡(jiǎn)化pdsch時(shí)域分配表包括時(shí)隙偏移信息。
24、進(jìn)一步的,所述簡(jiǎn)化pdsch時(shí)域分配表的數(shù)量為n組,n為正整數(shù),n組所述簡(jiǎn)化pdsch時(shí)域分配表是由無(wú)線資源控制rrc配置及所述終端設(shè)備的工作狀態(tài)確定的,所述基于所述tdra域,在所述簡(jiǎn)化pdsch時(shí)域分配表中進(jìn)行查詢,得到所述第一dci參數(shù),包括:
25、基于所述tdra域,在n組所述簡(jiǎn)化pdsch時(shí)域分配表中確定出目標(biāo)簡(jiǎn)化pdsch時(shí)域分配表;
26、在所述目標(biāo)簡(jiǎn)化pdsch時(shí)域分配表中,查詢得到與所述tdra域所指示的值匹配的所述第一dci參數(shù)。
27、進(jìn)一步的,所述終端設(shè)備還包括處理器單元,所述譯碼結(jié)果還包括第二dci參數(shù),所述第一dci參數(shù)指示與所述dci對(duì)應(yīng)的調(diào)度時(shí)刻,所述第二dci參數(shù)指示與所述dci對(duì)應(yīng)的持續(xù)時(shí)間,所述方法還包括:
28、在所述調(diào)度時(shí)刻不為當(dāng)前時(shí)隙,或者所述持續(xù)時(shí)間大于一個(gè)時(shí)隙的情況下,將所述譯碼結(jié)果存儲(chǔ)到共享存儲(chǔ)空間,以供所述處理器單元在后續(xù)的時(shí)隙中對(duì)被存儲(chǔ)到所述共享存儲(chǔ)空間中的譯碼結(jié)果進(jìn)行讀取并處理。
29、第二方面,本申請(qǐng)實(shí)施例提供了一種終端設(shè)備的節(jié)能裝置,所述終端設(shè)備包括物理下行控制信道pdcch譯碼單元及射頻rf單元,所述裝置應(yīng)用于所述pdcch譯碼單元,所述裝置包括:
30、譯碼模塊,用于基于調(diào)度信息確定譯碼結(jié)果;
31、判決模塊,用于判斷所述譯碼結(jié)果是否滿足提前關(guān)斷條件;
32、指示模塊,用于在判定滿足所述提前關(guān)斷條件的情況下,發(fā)送關(guān)閉指示信息至所述rf單元,其中,所述關(guān)閉指示信息用于指示關(guān)閉所述rf單元的rf接收功能。
33、第三方面,本申請(qǐng)實(shí)施例提供了一種終端設(shè)備,所述終端設(shè)備包括物理下行控制信道pdcch譯碼單元及射頻rf單元,所述pdcch譯碼單元被配置為執(zhí)行上述任一項(xiàng)所述的終端設(shè)備的節(jié)能方法。
34、第四方面,本申請(qǐng)實(shí)施例提供了一種計(jì)算機(jī)可讀存儲(chǔ)介質(zhì),其上存儲(chǔ)有計(jì)算機(jī)程序,所述計(jì)算機(jī)程序被處理器執(zhí)行時(shí)實(shí)現(xiàn)上述任一項(xiàng)所述的終端設(shè)備的節(jié)能方法的步驟。
35、第五方面,本申請(qǐng)實(shí)施例提供了一種計(jì)算機(jī)程序產(chǎn)品,包括計(jì)算機(jī)指令,該計(jì)算機(jī)指令被處理器執(zhí)行時(shí)實(shí)現(xiàn)上述任一項(xiàng)所述的終端設(shè)備的節(jié)能方法的步驟。
36、第六方面,本申請(qǐng)實(shí)施例提供了一種計(jì)算機(jī)設(shè)備,包括處理器、存儲(chǔ)器以及存儲(chǔ)在所述存儲(chǔ)器中且被配置為由所述處理器執(zhí)行的計(jì)算機(jī)程序,所述處理器執(zhí)行所述計(jì)算機(jī)程序時(shí)實(shí)現(xiàn)上述任一項(xiàng)所述的終端設(shè)備的節(jié)能方法的步驟。
37、綜上,本申請(qǐng)實(shí)施例至少具有以下有益效果本文檔來(lái)自技高網(wǎng)...
【技術(shù)保護(hù)點(diǎn)】
1.一種終端設(shè)備的節(jié)能方法,所述終端設(shè)備包括物理下行控制信道PDCCH譯碼單元及射頻RF單元,其特征在于,所述方法應(yīng)用于所述PDCCH譯碼單元,所述方法包括:
2.如權(quán)利要求1所述的終端設(shè)備的節(jié)能方法,其特征在于,
3.如權(quán)利要求2所述的終端設(shè)備的節(jié)能方法,其特征在于,
4.如權(quán)利要求1所述的終端設(shè)備的節(jié)能方法,其特征在于,所述判斷所述譯碼結(jié)果是否滿足提前關(guān)斷條件,包括:
5.如權(quán)利要求4所述的終端設(shè)備的節(jié)能方法,其特征在于,所述DCI譯碼結(jié)果包括第一DCI參數(shù)及DCI上下行指示信息,所述第一DCI參數(shù)指示與所述DCI對(duì)應(yīng)的調(diào)度時(shí)刻,所述基于所述譯碼結(jié)果所包含的DCI譯碼結(jié)果,判斷是否滿足所述提前關(guān)斷條件,包括:
6.如權(quán)利要求1所述的終端設(shè)備的節(jié)能方法,其特征在于,所述PDCCH譯碼單元中預(yù)存有簡(jiǎn)化物理下行共享信道PDSCH時(shí)域分配表,所述調(diào)度信息包括DCI,所述譯碼結(jié)果包括第一DCI參數(shù)及DCI上下行指示信息,所述基于調(diào)度信息確定譯碼結(jié)果,包括:
7.如權(quán)利要求6所述的終端設(shè)備的節(jié)能方法,其特征在于,所述
8.如權(quán)利要求7所述的終端設(shè)備的節(jié)能方法,其特征在于,所述簡(jiǎn)化PDSCH時(shí)域分配表的數(shù)量為n組,n為正整數(shù),n組所述簡(jiǎn)化PDSCH時(shí)域分配表是由無(wú)線資源控制RRC配置及所述終端設(shè)備的工作狀態(tài)確定的,所述基于所述TDRA域,在所述簡(jiǎn)化PDSCH時(shí)域分配表中進(jìn)行查詢,得到所述第一DCI參數(shù),包括:
9.如權(quán)利要求6-8任一項(xiàng)所述的終端設(shè)備的節(jié)能方法,其特征在于,所述終端設(shè)備還包括處理器單元,所述譯碼結(jié)果還包括第二DCI參數(shù),所述第一DCI參數(shù)指示與所述DCI對(duì)應(yīng)的調(diào)度時(shí)刻,所述第二DCI參數(shù)指示與所述DCI對(duì)應(yīng)的持續(xù)時(shí)間,所述方法還包括:
10.一種終端設(shè)備的節(jié)能裝置,所述終端設(shè)備包括物理下行控制信道PDCCH譯碼單元及射頻RF單元,其特征在于,所述裝置應(yīng)用于所述PDCCH譯碼單元,所述裝置包括:
11.一種終端設(shè)備,所述終端設(shè)備包括物理下行控制信道PDCCH譯碼單元及射頻RF單元,其特征在于,所述PDCCH譯碼單元被配置為執(zhí)行權(quán)利要求1-9任一項(xiàng)所述的終端設(shè)備的節(jié)能方法。
12.一種計(jì)算機(jī)可讀存儲(chǔ)介質(zhì),其上存儲(chǔ)有計(jì)算機(jī)程序,其特征在于,所述計(jì)算機(jī)程序被處理器執(zhí)行時(shí)實(shí)現(xiàn)權(quán)利要求1-9任一項(xiàng)所述的終端設(shè)備的節(jié)能方法。
13.一種計(jì)算機(jī)程序產(chǎn)品,包括計(jì)算機(jī)指令,其特征在于,所述計(jì)算機(jī)指令被處理器執(zhí)行時(shí)實(shí)現(xiàn)權(quán)利要求1-9任一項(xiàng)所述的終端設(shè)備的節(jié)能方法。
14.一種計(jì)算機(jī)設(shè)備,其特征在于,包括處理器、存儲(chǔ)器以及存儲(chǔ)在所述存儲(chǔ)器中且被配置為由所述處理器執(zhí)行的計(jì)算機(jī)程序,所述處理器執(zhí)行所述計(jì)算機(jī)程序時(shí)實(shí)現(xiàn)權(quán)利要求1-9任一項(xiàng)所述的終端設(shè)備的節(jié)能方法。
...【技術(shù)特征摘要】
1.一種終端設(shè)備的節(jié)能方法,所述終端設(shè)備包括物理下行控制信道pdcch譯碼單元及射頻rf單元,其特征在于,所述方法應(yīng)用于所述pdcch譯碼單元,所述方法包括:
2.如權(quán)利要求1所述的終端設(shè)備的節(jié)能方法,其特征在于,
3.如權(quán)利要求2所述的終端設(shè)備的節(jié)能方法,其特征在于,
4.如權(quán)利要求1所述的終端設(shè)備的節(jié)能方法,其特征在于,所述判斷所述譯碼結(jié)果是否滿足提前關(guān)斷條件,包括:
5.如權(quán)利要求4所述的終端設(shè)備的節(jié)能方法,其特征在于,所述dci譯碼結(jié)果包括第一dci參數(shù)及dci上下行指示信息,所述第一dci參數(shù)指示與所述dci對(duì)應(yīng)的調(diào)度時(shí)刻,所述基于所述譯碼結(jié)果所包含的dci譯碼結(jié)果,判斷是否滿足所述提前關(guān)斷條件,包括:
6.如權(quán)利要求1所述的終端設(shè)備的節(jié)能方法,其特征在于,所述pdcch譯碼單元中預(yù)存有簡(jiǎn)化物理下行共享信道pdsch時(shí)域分配表,所述調(diào)度信息包括dci,所述譯碼結(jié)果包括第一dci參數(shù)及dci上下行指示信息,所述基于調(diào)度信息確定譯碼結(jié)果,包括:
7.如權(quán)利要求6所述的終端設(shè)備的節(jié)能方法,其特征在于,所述dci至少包括dci載荷;
8.如權(quán)利要求7所述的終端設(shè)備的節(jié)能方法,其特征在于,所述簡(jiǎn)化pdsch時(shí)域分配表的數(shù)量為n組,n為正整數(shù),n組所述簡(jiǎn)化pdsch時(shí)域分配表是由無(wú)線資源控制rrc配置及所述終端設(shè)備的工作狀態(tài)確定的,...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:歲燦,
申請(qǐng)(專利權(quán))人:中移物聯(lián)網(wǎng)有限公司,
類型:發(fā)明
國(guó)別省市:
還沒(méi)有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。