【技術(shù)實(shí)現(xiàn)步驟摘要】
本技術(shù)屬于led控制芯片,尤其是涉及一種內(nèi)置自檢式地址碼燒錄電路的led并聯(lián)型控制芯片。
技術(shù)介紹
1、目前,市場上大多數(shù)led全彩顯示芯片,均采用單線串聯(lián)或雙線串聯(lián)傳輸信號(hào),并且為了解決某顆ic損壞且不影響整體顯示效果的情況,一般采用斷點(diǎn)續(xù)傳或雙向通道傳輸?shù)绒k法。但是,傳統(tǒng)led控制芯片存在以下問題:
2、一、如果有連續(xù)兩個(gè)燈珠損壞,依然會(huì)導(dǎo)致后邊的燈珠不受控制,使數(shù)據(jù)信號(hào)無法繼續(xù)傳輸,后段無法正常顯示。
3、二、傳統(tǒng)的單線串聯(lián)或雙線串聯(lián)的led控制芯片在多級(jí)驅(qū)動(dòng)應(yīng)用時(shí),由于是串聯(lián)傳輸,會(huì)導(dǎo)致傳輸信號(hào)發(fā)生變化,如果是經(jīng)過ic重整傳輸,可能會(huì)導(dǎo)致信號(hào)速率發(fā)生變化,導(dǎo)致錯(cuò)誤數(shù)據(jù)或者無法識(shí)別;如果是不經(jīng)過ic重整傳輸,會(huì)導(dǎo)致信號(hào)占空比發(fā)生變化,導(dǎo)致錯(cuò)誤數(shù)據(jù)。
4、三、在地址熔絲燒錄方面,采用傳統(tǒng)技術(shù)燒斷金屬熔絲的燒錄方法也存在不小的困擾,其中一種燒錄方式是以激光燒斷金屬熔絲,則需要使用專門的激光微調(diào)設(shè)備,且僅能在芯片封裝前進(jìn)行,應(yīng)用范圍受限,另一種燒錄方式是以外接大電流燒斷的金屬熔絲(metal?fuse)的方法,因?yàn)樾枰_窗或者預(yù)留腳位,還需外接大電流,這將受限于燒錄電源設(shè)備與接腳的設(shè)計(jì)。由于led控制芯片在多級(jí)驅(qū)動(dòng)領(lǐng)域應(yīng)用時(shí)需要燒錄地址碼,且每一顆芯片之間地址碼將各不相同,也就是每一顆芯片都需要單獨(dú)燒錄,使用傳統(tǒng)的方式進(jìn)行地址碼的燒錄時(shí),會(huì)造成led控制芯片前端生產(chǎn)需要的步驟多、時(shí)間久、人力成本高、生產(chǎn)效率低下等問題。
技術(shù)實(shí)現(xiàn)思路
1、本技術(shù)的
2、為了實(shí)現(xiàn)上述目的,本技術(shù)采用以下技術(shù)方案:
3、一種內(nèi)置自檢式地址碼燒錄電路的led并聯(lián)型控制芯片,其包括穩(wěn)壓模塊、振蕩電路、邏輯控制模塊和輸出控制模塊,所述邏輯控制模塊的輸出端通過輸出控制模塊與led信號(hào)輸出端連接,其特征在于:其還包括單線并聯(lián)控制輸入端和自檢式地址碼燒錄電路,所述自檢式地址碼燒錄電路包括自檢式地址燒錄輸入端、地址碼輸出模塊和芯片地址燒錄電路模塊;
4、所述穩(wěn)壓模塊、振蕩電路、邏輯控制模塊、輸出控制模塊和地址碼輸出模塊采用單線并聯(lián)方式連接于電源正極;所述單線并聯(lián)控制輸入端用于輸入地址碼及控制數(shù)據(jù)信號(hào)并連接至邏輯控制模塊的一輸入端;所述自檢式地址燒錄輸入端與單線并聯(lián)控制輸入端相互獨(dú)立輸入設(shè)置,自檢式地址燒錄輸入端用于輸入啟動(dòng)燒錄編碼信號(hào)并分別與邏輯控制模塊的另一輸入端和芯片地址燒錄電路模塊的輸入端連接;所述芯片地址燒錄電路模塊與邏輯控制模塊雙向連接,邏輯控制模塊的輸出端與地址碼輸出模塊的輸入端連接。
5、作為優(yōu)選,所述邏輯控制模塊包括地址邏輯判斷電路、譯碼器電路、數(shù)據(jù)解碼功能電路、地址碼功能電路和地址碼燒錄控時(shí)功能電路;
6、所述地址邏輯判斷電路的一輸入端與單線并聯(lián)控制輸入端連接,地址邏輯判斷電路的輸出端通過數(shù)據(jù)解碼功能電路分別連接至譯碼器電路的輸入端和地址碼燒錄控時(shí)功能電路的輸入端,所述譯碼器電路的輸入端與振蕩電路的輸出端連接,譯碼器電路的輸出端與輸出控制模塊的輸入端連接;
7、所述地址邏輯判斷電路的另一輸入端與自檢式地址燒錄輸入端連接,地址邏輯判斷電路通過地址碼功能電路與芯片地址燒錄電路模塊雙向連接,地址邏輯判斷電路的輸出端與地址碼輸出模塊的輸入端連接。
8、作為優(yōu)選,所述地址碼功能電路包括地址數(shù)據(jù)解碼模塊和燒錄時(shí)間控制模塊。
9、作為優(yōu)選,所述地址數(shù)據(jù)解碼模塊與數(shù)據(jù)解碼功能電路結(jié)構(gòu)相同。
10、作為優(yōu)選,所述輸出控制模塊包括采用單線并聯(lián)方式連接于電源正極的灰階控制電路和輸出驅(qū)動(dòng)電路,譯碼器電路的輸出端依次通過灰階控制電路和輸出驅(qū)動(dòng)電路與led信號(hào)輸出端連接。
11、作為優(yōu)選,所述led信號(hào)輸出端包括紅燈信號(hào)輸出端、綠燈信號(hào)輸出端和藍(lán)燈信號(hào)輸出端。
12、作為優(yōu)選,所述芯片地址燒錄電路模塊包括熔絲、第一mos管和弱下拉電路,第一mos管的柵極與自檢式地址燒錄輸入端連接,第一mos管的漏極通過熔絲連接至電源正極,第一mos管的漏極通過弱下拉電路與邏輯控制模塊連接,第一mos管的源極接地。
13、作為優(yōu)選,所述弱下拉電路包括第一電阻、第二電阻、第二mos管、第三mos管和第四mos管;
14、所述第一電阻的一端與第一mos管的漏極連接,第一電阻的另一端分別與第二mos管的漏極、第三mos管的柵極和第四mos管的柵極連接,第二mos管的柵極通過第二電阻連接至電源正極,第二mos管的源極和第三mos管的源極分別接地,第三mos管的漏極和第四mos管的漏極分別與邏輯控制模塊連接,第四mos管的源極連接至電源正極。
15、作為優(yōu)選,所述熔絲為復(fù)晶硅熔絲。
16、作為優(yōu)選,所述穩(wěn)壓模塊包括外接電阻和用于電源電壓分壓的zener電路。
17、與現(xiàn)有技術(shù)相比,本技術(shù)采用以上技術(shù)方案具有以下有益效果:
18、本技術(shù)通過采用與市面不同的自檢式地址碼燒錄電路來燒錄地址碼,以便為led控制芯片內(nèi)置一個(gè)地址;本技術(shù)的自檢式地址碼燒錄電路,能夠在不同工藝或其他因素影響的情況下,自動(dòng)檢查調(diào)整內(nèi)部地址燒錄時(shí)間,使其能不受影響的正常燒錄內(nèi)部所需地址。
19、本技術(shù)通過在傳統(tǒng)架構(gòu)的基礎(chǔ)上改為采用單線并聯(lián)方法傳輸數(shù)據(jù),能夠在有多個(gè)led燈珠損壞的條件下,而不影響對(duì)其他燈珠的數(shù)據(jù)傳輸和使用,從而不影響整體的顯示效果。本技術(shù)由單線串聯(lián)協(xié)議改進(jìn)為單線并聯(lián)協(xié)議的傳輸方式,可以解決傳統(tǒng)單線串聯(lián)或雙線串聯(lián)的led控制芯片串聯(lián)傳輸帶來的重整信號(hào)、傳輸效率慢、容錯(cuò)率低、傳輸數(shù)量少等問題。
本文檔來自技高網(wǎng)...【技術(shù)保護(hù)點(diǎn)】
1.一種內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,包括穩(wěn)壓模塊(10)、振蕩電路(20)、邏輯控制模塊(30)和輸出控制模塊(50),所述邏輯控制模塊(30)的輸出端通過輸出控制模塊(50)與LED信號(hào)輸出端連接,其特征在于:其還包括單線并聯(lián)控制輸入端(DIN1)和自檢式地址碼燒錄電路,所述自檢式地址碼燒錄電路包括自檢式地址燒錄輸入端(DIN2)、地址碼輸出模塊(60)和芯片地址燒錄電路模塊(40);
2.根據(jù)權(quán)利要求1所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述邏輯控制模塊(30)包括地址邏輯判斷電路(31)、譯碼器電路(32)、數(shù)據(jù)解碼功能電路(33)、地址碼功能電路(34)和地址碼燒錄控時(shí)功能電路(35);
3.根據(jù)權(quán)利要求2所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述地址碼功能電路(34)包括地址數(shù)據(jù)解碼模塊(341)和燒錄時(shí)間控制模塊(342)。
4.根據(jù)權(quán)利要求2所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述輸出控制模塊(50)包括采用單線并聯(lián)方式連接
5.根據(jù)權(quán)利要求1所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述LED信號(hào)輸出端包括紅燈信號(hào)輸出端(LEDR)、綠燈信號(hào)輸出端(LEDG)和藍(lán)燈信號(hào)輸出端(LEDB)。
6.根據(jù)權(quán)利要求1所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述芯片地址燒錄電路模塊(40)包括熔絲(fuse)、第一MOS管(M1)和弱下拉電路,第一MOS管(M1)的柵極與自檢式地址燒錄輸入端(DIN2)連接,第一MOS管(M1)的漏極通過熔絲(fuse)連接至電源正極(VDD),第一MOS管(M1)的漏極通過弱下拉電路與邏輯控制模塊(30)連接,第一MOS管(M1)的源極接地。
7.根據(jù)權(quán)利要求6所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述弱下拉電路包括第一電阻(R1)、第二電阻(R2)、第二MOS管(M2)、第三MOS管(M3)和第四MOS管(M4);
8.根據(jù)權(quán)利要求6所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述熔絲(fuse)為復(fù)晶硅熔絲。
9.根據(jù)權(quán)利要求1所述的內(nèi)置自檢式地址碼燒錄電路的LED并聯(lián)型控制芯片,其特征在于:所述穩(wěn)壓模塊包括外接電阻和用于電源電壓分壓的Zener電路。
...【技術(shù)特征摘要】
1.一種內(nèi)置自檢式地址碼燒錄電路的led并聯(lián)型控制芯片,包括穩(wěn)壓模塊(10)、振蕩電路(20)、邏輯控制模塊(30)和輸出控制模塊(50),所述邏輯控制模塊(30)的輸出端通過輸出控制模塊(50)與led信號(hào)輸出端連接,其特征在于:其還包括單線并聯(lián)控制輸入端(din1)和自檢式地址碼燒錄電路,所述自檢式地址碼燒錄電路包括自檢式地址燒錄輸入端(din2)、地址碼輸出模塊(60)和芯片地址燒錄電路模塊(40);
2.根據(jù)權(quán)利要求1所述的內(nèi)置自檢式地址碼燒錄電路的led并聯(lián)型控制芯片,其特征在于:所述邏輯控制模塊(30)包括地址邏輯判斷電路(31)、譯碼器電路(32)、數(shù)據(jù)解碼功能電路(33)、地址碼功能電路(34)和地址碼燒錄控時(shí)功能電路(35);
3.根據(jù)權(quán)利要求2所述的內(nèi)置自檢式地址碼燒錄電路的led并聯(lián)型控制芯片,其特征在于:所述地址碼功能電路(34)包括地址數(shù)據(jù)解碼模塊(341)和燒錄時(shí)間控制模塊(342)。
4.根據(jù)權(quán)利要求2所述的內(nèi)置自檢式地址碼燒錄電路的led并聯(lián)型控制芯片,其特征在于:所述輸出控制模塊(50)包括采用單線并聯(lián)方式連接于電源正極(vdd)的灰階控制電路(51)和輸出驅(qū)動(dòng)電路(52),譯碼器電路(32)的輸出端依次通過灰階控制電路(51)和輸出驅(qū)動(dòng)電路(52)與led信號(hào)輸...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:楊士斌,丁懿慧,林孟財(cái),鄭偉,楊昕頤,林小鵬,
申請(專利權(quán))人:鎧強(qiáng)科技平潭有限公司,
類型:新型
國別省市:
還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。