System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實(shí)現(xiàn)步驟摘要】
本申請(qǐng)涉及控制芯片領(lǐng)域,具體涉及一種處理連續(xù)數(shù)據(jù)的控制芯片及開發(fā)板。
技術(shù)介紹
1、一般而言,電腦的存儲(chǔ)器分為易失性存儲(chǔ)器與非易失性存儲(chǔ)器。非易失性存儲(chǔ)器包括,只讀存儲(chǔ)器(rom)、可編程式只讀存儲(chǔ)器(prom)、可擦可編程式只讀存儲(chǔ)器(eprom)以及快閃存儲(chǔ)器(flash?memory)。易失性存儲(chǔ)器包括動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(dram)以及靜態(tài)隨機(jī)存取存儲(chǔ)器(sram)。
2、存儲(chǔ)器通常根據(jù)一指定地址,輸出相對(duì)應(yīng)的數(shù)據(jù)。然而,如果存儲(chǔ)器頻繁地在不同的指定地址之間讀取數(shù)據(jù)時(shí),將會(huì)增加存儲(chǔ)器輸出數(shù)據(jù)的時(shí)間。
技術(shù)實(shí)現(xiàn)思路
1、本專利技術(shù)的一實(shí)施例提供一種控制芯片,耦接一感測(cè)電路,并包括一第一存儲(chǔ)器、一第二存儲(chǔ)器、一存取電路以及一處理電路。第一存儲(chǔ)器具有一第一存儲(chǔ)區(qū)域以及一第二存儲(chǔ)區(qū)域。第一存儲(chǔ)區(qū)域用以存儲(chǔ)所述感測(cè)電路提供的一感測(cè)數(shù)據(jù)。第二存儲(chǔ)區(qū)域用以存儲(chǔ)多個(gè)第一處理參數(shù)。存取電路根據(jù)一第一存取指令,讀取第一存儲(chǔ)區(qū)域的一連續(xù)數(shù)據(jù),用以產(chǎn)生一第一讀取數(shù)據(jù),并根據(jù)一第二存取指令,讀取第二存儲(chǔ)區(qū)域中至少一第一處理參數(shù),用以產(chǎn)生一第二讀取數(shù)據(jù)。第二存儲(chǔ)器存儲(chǔ)第一讀取數(shù)據(jù)及第二讀取數(shù)據(jù)。處理電路讀取第二存儲(chǔ)器,并根據(jù)第二讀取數(shù)據(jù),處理第一讀取數(shù)據(jù),用以產(chǎn)生一處理數(shù)據(jù)。處理電路將處理數(shù)據(jù)存儲(chǔ)于第二存儲(chǔ)器中。
2、本專利技術(shù)更提供一種開發(fā)板,包括一感測(cè)電路、一第一存儲(chǔ)器、一存取電路、一第二存儲(chǔ)器以及一處理電路。感測(cè)電路感測(cè)一環(huán)境特征,用以產(chǎn)生一感測(cè)數(shù)據(jù)。第一存儲(chǔ)器包括一第一存
本文檔來自技高網(wǎng)...【技術(shù)保護(hù)點(diǎn)】
1.一種控制芯片,耦接一感測(cè)電路,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的控制芯片,其特征在于,所述存取電路將所述第一處理數(shù)據(jù)寫入所述第一存儲(chǔ)區(qū)域中。
3.根據(jù)權(quán)利要求2所述的控制芯片,其特征在于,所述第一處理數(shù)據(jù)覆蓋所述感測(cè)數(shù)據(jù)的部分。
4.根據(jù)權(quán)利要求1所述的控制芯片,其特征在于,所述存取電路將所述第一處理數(shù)據(jù)寫入所述第一存儲(chǔ)器的一第三存儲(chǔ)區(qū)域中,所述第三存儲(chǔ)區(qū)域不同于所述第一存儲(chǔ)區(qū)域。
5.根據(jù)權(quán)利要求1所述的控制芯片,其特征在于,更包括:
6.根據(jù)權(quán)利要求5所述的控制芯片,其特征在于,所述處理電路讀取所述第二存儲(chǔ)器,并根據(jù)所述第二處理參數(shù),處理所述第一讀取數(shù)據(jù),用以產(chǎn)生一第二處理數(shù)據(jù),所述處理電路將所述第二處理數(shù)據(jù)存儲(chǔ)于所述第二存儲(chǔ)器中,所述存取電路存取所述第二存儲(chǔ)器,用以讀取所述第二處理數(shù)據(jù),并將所述第二處理數(shù)據(jù)寫入所述第一存儲(chǔ)器。
7.一種開發(fā)板,其特征在于,包括:
8.根據(jù)權(quán)利要求7所述的開發(fā)板,其特征在于,所述感測(cè)電路為一圖像感測(cè)器。
9.根據(jù)權(quán)利要求8所述的開發(fā)板
...【技術(shù)特征摘要】
1.一種控制芯片,耦接一感測(cè)電路,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的控制芯片,其特征在于,所述存取電路將所述第一處理數(shù)據(jù)寫入所述第一存儲(chǔ)區(qū)域中。
3.根據(jù)權(quán)利要求2所述的控制芯片,其特征在于,所述第一處理數(shù)據(jù)覆蓋所述感測(cè)數(shù)據(jù)的部分。
4.根據(jù)權(quán)利要求1所述的控制芯片,其特征在于,所述存取電路將所述第一處理數(shù)據(jù)寫入所述第一存儲(chǔ)器的一第三存儲(chǔ)區(qū)域中,所述第三存儲(chǔ)區(qū)域不同于所述第一存儲(chǔ)區(qū)域。
5.根據(jù)權(quán)利要求1所述的控制芯片,其特征在于,更包括:
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:葉敏瑩,沈子嵐,
申請(qǐng)(專利權(quán))人:新唐科技股份有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。