System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內的位置。 參數名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術實現步驟摘要】
本公開實施例涉及半導體,尤其涉及一種存儲器裝置及其控制方法以及存儲器系統。
技術介紹
1、存儲器裝置是現代信息技術中用于保存信息的存儲設備。作為一種典型的非易失性半導體存儲器,nand(not-and,與非型)型存儲器由于具有較高的存儲密度、可控的生產成本、合適的編擦速度及保持特性,逐漸成為存儲市場中的主流產品。
2、然而,隨著人們對存儲設備的要求不斷提高,存儲器裝置及其系統存在諸多可以提升的空間。
技術實現思路
1、根據本公開實施例的一些方面,提供一種存儲器裝置,包括:
2、存儲陣列,所述存儲陣列包括多個存儲面;
3、外圍電路,與所述多個存儲面耦合,包括:與所述多個存儲面一一對應耦合的多個第一微控制單元(mcu);以及耦合到所述多個第一mcu中的每一個第一mcu的緩存;其中,
4、所述多個第一mcu中的每一個第一mcu,被配置為響應于操作控制信號,根據預設訪問規則從所述緩存中獲取操作參數,并根據所述操作參數對其對應耦合的所述存儲面執行操作。
5、在一些實施例中,所述操作控制信號包括異步多面獨立(ampi)讀取控制信號;所述操作參數包括讀取參數;所述第一mcu被配置為響應于ampi讀取控制信號,根據預設訪問規則從所述緩存中獲取所述讀取參數,并根據所述讀取參數對其對應耦合的所述存儲面執行ampi讀取操作。
6、在一些實施例中,所述外圍電路還包括:
7、仲裁電路;所述第一mcu與所述仲裁電路耦合,所述緩
8、在一些實施例中,所述仲裁電路被配置為根據所述預設訪問規則控制所述緩存與所述第一mcu之間的數據交互。
9、在一些實施例中,所述仲裁電路還被配置為:
10、當同時收到多個所述第一mcu的讀請求信號時,對最高優先級的所述第一mcu授權,讀取所述緩存中的所述操作參數中對應的數據并發送給授權的所述第一mcu;
11、讀取完畢后將當前所述第一mcu降低至最低優先級。
12、在一些實施例中,所述仲裁電路還被配置為:
13、將授權信號以及從緩存中讀取的數據發送給授權的所述第一mcu,授權的所述第一mcu確定所述數據有效;
14、將未授權信號以及所述數據發送給未授權的所述第一mcu,未授權的所述第一mcu確定所述數據無效。
15、在一些實施例中,所述仲裁電路還被配置為:
16、當同時,和/或先后接收到寫請求信號以及讀請求信號時,優先將所述操作參數寫入所述緩存中。
17、在一些實施例中,所述第一mcu包括:第一寄存器;所述第一寄存器被配置為存儲所述緩存發送的所述操作參數。
18、在一些實施例中,所述外圍電路還包括:
19、計算子電路,與所述仲裁電路耦合;所述計算子電路被配置為響應于所述操作控制信號生成所述操作參數以及寫請求信號,將所述操作參數以及寫請求信號發送給所述仲裁電路,使所述仲裁電路將所述操作參數寫入所述緩存中。
20、在一些實施例中,所述計算子電路包括第二寄存器和計算部;
21、當所述存儲器裝置上電時,所述第二寄存器被配置為存儲從至少一個所述存儲面中獲取的初始參數;所述計算部被配置為從所述第二寄存器中獲取所述初始參數并處理以生成所述操作參數。
22、在一些實施例中,所述外圍電路還包括:
23、第二mcu;所述第二mcu被配置為響應于操作請求生成所述操作控制信號,控制所述計算子電路以及所述第一mcu。
24、在一些實施例中,所述緩存包括:靜態隨機存儲器。
25、在一些實施例中,所述操作參數包括:
26、讀取電壓或者讀取電壓時序。
27、根據本公開實施例的一些方面,提供一種存儲器裝置的控制方法,所述存儲器裝置包括:
28、存儲陣列,所述存儲陣列包括多個存儲面;
29、外圍電路,與所述多個存儲面耦合,包括:與所述多個存儲面一一對應耦合的多個第一微控制單元(mcu);以及耦合到所述多個第一mcu中的每一個第一mcu的緩存;
30、所述控制方法包括:
31、響應于操作控制信號,使所述多個第一mcu中的每一個第一mcu根據預設訪問規則從所述緩存中獲取操作參數;
32、所述第一mcu根據所述操作參數對其對應耦合的所述存儲面執行操作。
33、在一些實施例中,所述操作控制信號包括異步多面獨立(ampi)讀取控制信號;所述操作參數包括讀取參數;所述第一mcu被配置為響應于ampi讀取控制信號,根據預設訪問規則從所述緩存中獲取所述讀取參數,并根據所述讀取參數對其對應耦合的所述存儲面執行ampi讀取操作。
34、在一些實施例中,所述外圍電路還包括:
35、仲裁電路;所述第一mcu與所述仲裁電路耦合,所述緩存與所述仲裁電路耦合;
36、所述控制方法還包括:
37、使所述仲裁電路控制所述緩存的讀取和寫入。
38、在一些實施例中,所述控制方法還包括:
39、使所述仲裁電路根據所述預設訪問規則控制所述緩存與所述第一mcu之間的數據交互。
40、在一些實施例中,所述控制方法還包括:
41、當同時收到多個所述第一mcu的讀請求信號時,使所述仲裁電路對最高優先級的所述第一mcu授權,讀取所述緩存中的所述操作參數中對應的數據并發送給授權的所述第一mcu;讀取完畢后將當前所述第一mcu降低至最低優先級。
42、在一些實施例中,所述控制方法還包括:
43、使所述仲裁電路將授權信號以及從緩存中讀取的數據發送給授權的所述第一mcu,授權的所述第一mcu確定所述數據有效;
44、使所述仲裁電路將未授權信號以及所述數據發送給未授權的所述第一mcu,未授權的所述第一mcu確定所述數據無效。
45、在一些實施例中,所述控制方法還包括:
46、當所述仲裁電路同時,和/或先后收到寫請求信號以及讀請求信號時,使所述仲裁電路優先將所述操作參數寫入所述緩存中。
47、在一些實施例中,所述第一mcu包括第一寄存器;所述使所述第一mcu從所述緩存中獲取操作參數,包括:
48、使所述第一mcu接收所述緩存發送的所述操作參數,并將所述操作參數存儲在所述第一寄存器中。
49、在一些實施例中,所述外圍電路還包括:
50、計算子電路,與所述仲裁電路耦合;所述控制方法還包括:
51、響應于所述操作控制信號,使所述計算子電路生成所述操作參數以及寫請求信號,將所述操作參數以及寫請求信號發送給所述仲裁電路,使所述仲裁電路將所述操作參數寫入所述緩存中。
52、在一些實施例中,所述計算子電路包括第二寄存器和計算部;所述使所述計算子本文檔來自技高網...
【技術保護點】
1.一種存儲器裝置,其特征在于,包括:
2.根據權利要求1所述的存儲器裝置,其特征在于,所述操作控制信號包括異步多面獨立AMPI讀取控制信號;所述操作參數包括讀取參數;所述第一MCU被配置為響應于AMPI讀取控制信號,根據預設訪問規則從所述緩存中獲取所述讀取參數,并根據所述讀取參數對其對應耦合的所述存儲面執行AMPI讀取操作。
3.根據權利要求1所述的存儲器裝置,其特征在于,所述外圍電路還包括:
4.根據權利要求3所述的存儲器裝置,其特征在于,所述仲裁電路被配置為根據所述預設訪問規則控制所述緩存與所述第一MCU之間的數據交互。
5.根據權利要求4所述的存儲器裝置,其特征在于,所述仲裁電路還被配置為:
6.根據權利要求4所述的存儲器裝置,其特征在于,所述仲裁電路還被配置為:
7.根據權利要求3所述的存儲器裝置,其特征在于,所述仲裁電路還被配置為:
8.根據權利要求1所述的存儲器裝置,其特征在于,所述第一MCU包括:第一寄存器;所述第一寄存器被配置為存儲所述緩存發送的所述操作參數。
9.根
10.根據權利要求9所述的存儲器裝置,其特征在于,所述計算子電路包括第二寄存器和計算部;
11.根據權利要求9所述的存儲器裝置,其特征在于,所述外圍電路還包括:
12.根據權利要求1所述的存儲器裝置,其特征在于,所述緩存包括:靜態隨機存儲器。
13.根據權利要求1所述的存儲器裝置,其特征在于,所述操作參數包括:
14.一種存儲器裝置的控制方法,其特征在于,所述存儲器裝置包括:
15.根據權利要求14所述的控制方法,其特征在于,所述操作控制信號包括異步多面獨立AMPI讀取控制信號;所述操作參數包括讀取參數;所述第一MCU被配置為響應于AMPI讀取控制信號,根據預設訪問規則從所述緩存中獲取所述讀取參數,并根據所述讀取參數對其對應耦合的所述存儲面執行AMPI讀取操作。
16.根據權利要求14所述的控制方法,其特征在于,所述外圍電路還包括:
17.根據權利要求16所述的控制方法,其特征在于,所述控制方法還包括:
18.根據權利要求17所述的控制方法,其特征在于,所述控制方法還包括:
19.根據權利要求18所述的控制方法,其特征在于,所述控制方法還包括:
20.根據權利要求16所述的控制方法,其特征在于,所述控制方法還包括:
21.根據權利要求14所述的控制方法,其特征在于,所述第一MCU包括第一寄存器;所述使所述第一MCU從所述緩存中獲取操作參數,包括:
22.根據權利要求16所述的控制方法,其特征在于,所述外圍電路還包括:
23.根據權利要求22所述的控制方法,其特征在于,所述計算子電路包括第二寄存器和計算部;所述使所述計算子電路生成所述操作參數,包括:
24.根據權利要求22所述的控制方法,其特征在于,所述外圍電路還包括:
25.一種存儲器系統,其特征在于,包括:
...【技術特征摘要】
1.一種存儲器裝置,其特征在于,包括:
2.根據權利要求1所述的存儲器裝置,其特征在于,所述操作控制信號包括異步多面獨立ampi讀取控制信號;所述操作參數包括讀取參數;所述第一mcu被配置為響應于ampi讀取控制信號,根據預設訪問規則從所述緩存中獲取所述讀取參數,并根據所述讀取參數對其對應耦合的所述存儲面執行ampi讀取操作。
3.根據權利要求1所述的存儲器裝置,其特征在于,所述外圍電路還包括:
4.根據權利要求3所述的存儲器裝置,其特征在于,所述仲裁電路被配置為根據所述預設訪問規則控制所述緩存與所述第一mcu之間的數據交互。
5.根據權利要求4所述的存儲器裝置,其特征在于,所述仲裁電路還被配置為:
6.根據權利要求4所述的存儲器裝置,其特征在于,所述仲裁電路還被配置為:
7.根據權利要求3所述的存儲器裝置,其特征在于,所述仲裁電路還被配置為:
8.根據權利要求1所述的存儲器裝置,其特征在于,所述第一mcu包括:第一寄存器;所述第一寄存器被配置為存儲所述緩存發送的所述操作參數。
9.根據權利要求3所述的存儲器裝置,其特征在于,所述外圍電路還包括:
10.根據權利要求9所述的存儲器裝置,其特征在于,所述計算子電路包括第二寄存器和計算部;
11.根據權利要求9所述的存儲器裝置,其特征在于,所述外圍電路還包括:
12.根據權利要求1所述的存儲器裝置,其特征在于,所述緩存包括:靜態隨機存儲器。
13.根據權利要求...
【專利技術屬性】
技術研發人員:朱致玖,劉艷蘭,
申請(專利權)人:長江存儲科技有限責任公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。