System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實現(xiàn)步驟摘要】
本專利技術(shù)屬于高速數(shù)據(jù)采集,涉及一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法。
技術(shù)介紹
1、目前在電子對抗領(lǐng)域,經(jīng)常使用到高速adc直采來避免繁瑣的本振切換,采樣率可達10ghz量級。這些高速adc內(nèi)部通常由若干個較低速子adc拼接而成,被稱作交織采樣技術(shù)。交織采樣技術(shù)可以極大的提高adc采樣率,但多個adc拼接時,由于各子adc在偏移、增益上的差別以及相對時鐘相位抖動,會在一些固定頻點產(chǎn)生較大的雜散,影響adc性能。所以需要對各子adc進行校準(zhǔn)來提高雜散抑制,其中時間抖動校準(zhǔn)最為重要也最難進行,傳統(tǒng)的基于頻域估計的時間抖動校準(zhǔn)算法計算復(fù)雜,耗時較長,且不利于流水作業(yè)。
技術(shù)實現(xiàn)思路
1、本專利技術(shù)解決的技術(shù)問題是:克服現(xiàn)有技術(shù)的不足,提出一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法。
2、本專利技術(shù)解決技術(shù)的方案是:
3、第一方面,本專利技術(shù)提供一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法,包括如下步驟:
4、(1)輸入特定頻率的單頻穩(wěn)定連續(xù)波信號;
5、(2)設(shè)置累計的采樣點數(shù);
6、(3)從第s1路開始選擇串并轉(zhuǎn)換后的連續(xù)n+1路采樣數(shù)據(jù),記為s1,s2,s3,……,sn+1,對其中前n路的每路數(shù)據(jù)分別進行累加,累加到設(shè)定的采樣點數(shù)后,計算每路數(shù)據(jù)均值,將各路數(shù)據(jù)均值作為偏移值輸出給adc的偏移校準(zhǔn)函數(shù),進行偏移校準(zhǔn);n為交織的子ad數(shù)目;
7、(4)針對每路數(shù)據(jù),對其絕對值進行累加,累加到設(shè)定的
8、(5)adc對交織的每路子ad進行時間抖動校準(zhǔn),方法如下:
9、將s1和sn+1路對應(yīng)的子ad定為基準(zhǔn)子ad,利用s1路和sn+1路數(shù)據(jù)對位于s1路和sn+1路中間的si路子ad中間i進行時間抖動校準(zhǔn),利用s1路和中間si路數(shù)據(jù)對位于s1路和si路中間的sii路子ad中間ii進行時間抖動校準(zhǔn),利用中間si路和sn+1路數(shù)據(jù)對位于si路和sn+1路中間的siii路子ad中間iii進行時間抖動校準(zhǔn),依次類推,完成所有子ad的校準(zhǔn);
10、對位于兩路中間的子ad進行時間抖動校準(zhǔn)時,步驟如下:
11、對于任意滿足l+p為偶數(shù)的第l路和第p路,且l路和p路已經(jīng)完成時間抖動校準(zhǔn)或本身對應(yīng)的子ad為基準(zhǔn)子ad,取l和p的中間值記為p,按照步驟(4)計算第p路數(shù)據(jù)絕對值的均值sp_abs;對sp-sl的絕對值進行累加,累加到設(shè)定的采樣點數(shù)后,計算均值,記為sp_l_abs;對sp-sp的絕對值進行累加,累加到設(shè)定的采樣點數(shù)后,計算均值,記為sp_p_abs;計算sp_p_abs和sp_l_abs二者的差值,記為sp_l_abs;
12、計算子adp相對子adl的時鐘抖動,將該值輸出給adc的時鐘抖動校準(zhǔn)函數(shù),進行子adp的時間抖動校準(zhǔn)。
13、優(yōu)選的,子adp相對子adl的fin為采樣信號的頻率。
14、優(yōu)選的,n為2的冪次方,且n大于等于2。
15、優(yōu)選的,步驟(1)中,輸入的連續(xù)波信號頻率小于抽取后采樣率的一半,且總采樣率除以信號頻率除不盡。
16、優(yōu)選的,步驟(1)中,輸入的連續(xù)波信號的幅度滿足滿幅要求。
17、優(yōu)選的,按照校準(zhǔn)信號設(shè)置原則設(shè)置校準(zhǔn)信號的頻率和功率。
18、優(yōu)選的,步驟(2)中,如果采樣數(shù)據(jù)是偏移二進制則將其轉(zhuǎn)換為有符號數(shù)。
19、優(yōu)選的,每個子ad兩個相鄰采樣時刻相差nts,ts為各子ad上升沿相對前1路子ad上升沿的理想延時。
20、第二方面,本專利技術(shù)提供一種終端設(shè)備,包括:
21、存儲器,用于存儲至少一個處理器所執(zhí)行的指令;
22、處理器,用于執(zhí)行存儲器中存儲的指令,實現(xiàn)上述第一方面所述的方法。
23、第三方面,本專利技術(shù)提供一種計算機可讀存儲介質(zhì),其特征在于,所述計算機可讀存儲介質(zhì)存儲有計算機指令,當(dāng)所述計算機指令在計算機上運行時,使得計算機執(zhí)行上述第一方面所述的方法。
24、本專利技術(shù)與現(xiàn)有技術(shù)相比的有益效果是:
25、(1)本專利技術(shù)運算方法簡單,不需要進行復(fù)雜的fft計算或濾波計算,降低了時間消耗。
26、(2)本專利技術(shù)實現(xiàn)了對子adc交織的高速adc校準(zhǔn),尤其是給出了時間抖動校準(zhǔn)實現(xiàn)方式,可以實時運行,便于監(jiān)控環(huán)境改變帶來的影響,且測量精度和fft精度相當(dāng),完全滿足實際工程的需要,而不需要消耗大量的計算資源。
本文檔來自技高網(wǎng)...【技術(shù)保護點】
1.一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,包括如下步驟:
2.根據(jù)權(quán)利要求1所述的一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,子ADp相對子ADL的fin為采樣信號的頻率。
3.根據(jù)權(quán)利要求1所述的一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,N為2的冪次方,且N大于等于2。
4.根據(jù)權(quán)利要求1所述的一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,步驟(1)中,輸入的連續(xù)波信號頻率小于抽取后采樣率的一半,且總采樣率除以信號頻率除不盡。
5.根據(jù)權(quán)利要求1所述的一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,步驟(1)中,輸入的連續(xù)波信號的幅度滿足滿幅要求。
6.根據(jù)權(quán)利要求1所述的一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,按照校準(zhǔn)信號設(shè)置原則設(shè)置校準(zhǔn)信號的頻率和功率。
7.根據(jù)權(quán)利要求1所述的一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,步驟(2)中,如果采樣數(shù)據(jù)是偏移二進制則將其轉(zhuǎn)換為有符號數(shù)。
>8.根據(jù)權(quán)利要求1所述的一種對基于子ADC交織的高速ADC校準(zhǔn)實現(xiàn)方法,其特征在于,每個子AD兩個相鄰采樣時刻相差Nts,ts為各子AD上升沿相對前1路子AD上升沿的理想延時。
9.一種終端設(shè)備,其特征在于,包括:
10.一種計算機可讀存儲介質(zhì),其特征在于,所述計算機可讀存儲介質(zhì)存儲有計算機指令,當(dāng)所述計算機指令在計算機上運行時,使得計算機執(zhí)行如權(quán)利要求1-8任一項所述的方法。
...【技術(shù)特征摘要】
1.一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法,其特征在于,包括如下步驟:
2.根據(jù)權(quán)利要求1所述的一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法,其特征在于,子adp相對子adl的fin為采樣信號的頻率。
3.根據(jù)權(quán)利要求1所述的一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法,其特征在于,n為2的冪次方,且n大于等于2。
4.根據(jù)權(quán)利要求1所述的一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法,其特征在于,步驟(1)中,輸入的連續(xù)波信號頻率小于抽取后采樣率的一半,且總采樣率除以信號頻率除不盡。
5.根據(jù)權(quán)利要求1所述的一種對基于子adc交織的高速adc校準(zhǔn)實現(xiàn)方法,其特征在于,步驟(1)中,輸入的連續(xù)波信號的幅度滿足滿幅要求。
6....
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:胡繼軍,郭靜,賀楊婷,金龍,周希娃,
申請(專利權(quán))人:北京遙測技術(shù)研究所,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。