System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內的位置。 參數名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術實現步驟摘要】
本專利技術涉及集成電路,特別涉及一種鎖相環(huán)電荷泵電路。
技術介紹
1、智能設備的發(fā)展,導致信息數據量的激增,高速串行鏈路(high?speed?seriallink)憑借獨特的優(yōu)點被廣泛應用于數據的傳輸。
2、在高速串行鏈路中無論是串行器(serializer)還是解串器(deserializer)都需要優(yōu)質的時鐘信號為所傳輸的數據提供同步信號,故鎖相環(huán)(pll)技術被廣泛應用于高速串行鏈路中。
3、pll的性能決定了傳送信號的質量。在高速低噪聲pll中,電荷泵自身噪聲會決定pll的帶寬以內的噪聲水平,從而影響輸出時鐘信號的質量。傳統(tǒng)電流鏡架構的電荷泵電路存在電流建立時間長,低頻閃爍噪聲等問題。
技術實現思路
1、本專利技術的目的在于提供一種鎖相環(huán)電荷泵電路,以解決
技術介紹
中的問題。
2、為解決上述技術問題,本專利技術提供了一種鎖相環(huán)電荷泵電路,包括:運算放大器op、電阻r1、電阻r1’、power?mos管m0、pmos管p0、pmos管p1、pmos管p2、pmos管p3、nmos管n0、nmos管n1、nmos管n2、nmos管n3、電阻r、電阻r/2、電阻r/4、電阻r/8、電阻r’、電阻r/2’、電阻r/4’、電阻r/8’;
3、power?mos管m0的漏端連接電源電壓vdd,源端連接電阻r1的第一端;電阻r1的第二端連接電阻r1’的第一端,電阻r1’的第二端接地;運算放大器op的正輸入端連接輸出電壓vctrl,負輸入端連
4、pmos管p0的源端、pmos管p1的源端、pmos管p2的源端、pmos管p3的源端均連接power?mos管m0的源端,pmos管p0的柵端、pmos管p1的柵端、pmos管p2的柵端、pmos管p3的柵端共同連接控制信號,pmos管p0的漏端、pmos管p1的漏端、pmos管p2的漏端、pmos管p3的漏端分別通過電阻r、電阻r/2、電阻r/4、電阻r/8連接輸出電壓vctrl;nmos管n0的源端、nmos管n1的源端、nmos管n2的源端、nmos管n3的源端均接地,nmos管n0的柵端、nmos管n1的柵端、nmos管n2的柵端、nmos管n3的柵端共同連接控制信號dn,nmos管n0的漏端、nmos管n1的漏端、nmos管n2的漏端、nmos管n3的漏端分別通過電阻r’、電阻r/2’、電阻r/4’、電阻r/8’連接輸出電壓vctrl。
5、在一種實施方式中,所述運算放大器op、power?mos管m0和電阻r1、r1’組成ldo,所述pmos管p0、p1、p2、p3,nmos管n0、n1、n2、n3和電阻r、r/2、r/4、r/8、電阻r’、電阻r/2’、電阻r/4’、電阻r/8’組成電荷泵電路;控制信號、dn來自鎖相環(huán)的鑒頻鑒相器模塊,輸出電壓vctrl送給鎖相環(huán)的濾波器模塊。
6、在一種實施方式中,所述ldo的輸出vl=2*vctrl為電荷泵電路所需要的電源。
7、在一種實施方式中,當控制信號dn=1,nmos管n0、n1、n2、n3全打開,下拉電流idn=15*vctrl/r;當控制信號=1,pmos管p0、p1、p2、p3全打開,上拉電流iup=15*vctrl/r,通過改變nmos管n0、n1、n2、n3和pmos管p0、p1、p2、p3的導通與否實現改變電荷泵電路的上拉下拉電流。
8、本專利技術提供一種鎖相環(huán)電荷泵電路,因本電路只有電阻和開關,電流直接由vctrl/r產生,不需要電流建立時間,同時只有電阻的熱噪聲貢獻到鎖相環(huán),避免了傳統(tǒng)電流鏡電荷泵的閃爍噪聲。
本文檔來自技高網...【技術保護點】
1.一種鎖相環(huán)電荷泵電路,其特征在于,包括:運算放大器OP、電阻R1、電阻R1’、PowerMOS管M0、PMOS管P0、PMOS管P1、PMOS管P2、PMOS管P3、NMOS管N0、NMOS管N1、NMOS管N2、NMOS管N3、電阻R、電阻R/2、電阻R/4、電阻R/8、電阻R’、電阻R/2’、電阻R/4’、電阻R/8’;
2.如權利要求1所述的鎖相環(huán)電荷泵電路,其特征在于,所述運算放大器OP、Power?MOS管M0和電阻R1、R1’組成LDO,所述PMOS管P0、P1、P2、P3,NMOS管N0、N1、N2、N3和電阻R、R/2、R/4、R/8、電阻R’、電阻R/2’、電阻R/4’、電阻R/8’組成電荷泵電路;控制信號、DN來自鎖相環(huán)的鑒頻鑒相器模塊,輸出電壓VCTRL送給鎖相環(huán)的濾波器模塊。
3.如權利要求2所述的鎖相環(huán)電荷泵電路,其特征在于,所述LDO的輸出VL=2*VCTRL為電荷泵電路所需要的電源。
4.如權利要求2所述的鎖相環(huán)電荷泵電路,其特征在于,當控制信號DN=1,NMOS管N0、N1、N2、N3全打開,下拉電流IDN=
...【技術特征摘要】
1.一種鎖相環(huán)電荷泵電路,其特征在于,包括:運算放大器op、電阻r1、電阻r1’、powermos管m0、pmos管p0、pmos管p1、pmos管p2、pmos管p3、nmos管n0、nmos管n1、nmos管n2、nmos管n3、電阻r、電阻r/2、電阻r/4、電阻r/8、電阻r’、電阻r/2’、電阻r/4’、電阻r/8’;
2.如權利要求1所述的鎖相環(huán)電荷泵電路,其特征在于,所述運算放大器op、power?mos管m0和電阻r1、r1’組成ldo,所述pmos管p0、p1、p2、p3,nmos管n0、n1、n2、n3和電阻r、r/2、r/4、r/8、電阻r’、電阻r/2’、電阻r/4’、電...
【專利技術屬性】
技術研發(fā)人員:吳軍,程劍平,
申請(專利權)人:上海芯熾科技集團有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。