System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內的位置。 參數名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 无码人妻H动漫中文字幕,国产精品多人p群无码,亚洲av无码无在线观看红杏
  • 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    一種LPDDR芯片的WCK-ON值確定方法、系統、裝置及存儲介質制造方法及圖紙

    技術編號:44474105 閱讀:4 留言:0更新日期:2025-03-04 17:43
    本發明專利技術公開了一種LPDDR芯片的WCK?ON值確定方法、系統、裝置及存儲介質,方法包括:獲取LPDDR芯片的第一MR值;獲取LPDDR芯片的第二MR值;將第一MR值和第二MR值分別與預設MR值進行比較得到第一比較結果;在第一比較結果表征第一MR值和/或第二MR值等于預設MR值、第二MR值更新的情況下,根據第一MR值和第二MR值確定第一CHS模式,根據第一CHS模式確定LPDDR芯片的第一WCK?ON值;在第一比較結果表征第二MR值未更新的情況下,將第二MR值修正為第一MR值,根據第二MR值確定第二CHS模式,根據第二CHS模式確定LPDDR芯片的第二WCK?ON值。能夠同時兼容雙Rank和單Rank的LPDDR芯片進行WCK?ON值確定,測試成本低,減少方案切換問題導致的出錯概率,提高WCK?ON值確定的準確性。

    【技術實現步驟摘要】

    本專利技術涉及存儲器測試,尤其涉及一種lpddr芯片的wck-on值確定方法、系統、裝置及存儲介質。


    技術介紹

    1、lpddr(low-power?double?data?rate?sdram,低功耗雙倍數據率隨機存儲器)是一種用于移動設備、物聯網設備等對功耗要求嚴格的電子設備中的內存器;它在滿足設備對內存容量和性能需求的同時,著重降低了功耗,延長了設備的電池續航時間。

    2、現有的lpddr芯片通常采用雙通道架構或單通道架構進行設計,即一個lpddr芯片包括兩個通道(即是雙rank)或一個通道(即是單rank)。lpddr芯片在進行初始化前需獲取wck-on(write?clock-on,寫時鐘開啟)值,從而根據wck-on值初始化lpddr芯片。然而,目前缺少一套通用的方案來同時兼容單rank和雙rank的wck-on獲取,在面對不同rank配置的lpddr芯片時,需要針對單rank和雙rank分別制定不同的初始化方案來獲取wck-on值和初始化,不僅提高了測試成本,還容易因方案切換等問題導致出錯概率增加,降低wck-on值確定的準確性。


    技術實現思路

    1、有鑒于此,本專利技術實施例的目的是提供一種lpddr芯片的wck-on值確定方法、系統、裝置及存儲介質,能夠同時兼容單rank和雙rank的lpddr芯片,準確測試lpddr芯片的wck-on值,測試成本低。

    2、第一方面,本專利技術實施例提供了一種lpddr芯片的wck-on值確定方法,包括:

    3、獲取lpddr芯片的第一mr值,所述第一mr值表征第一rank所對應的第一配置信息;

    4、獲取lpddr芯片的第二mr值,所述第二mr值表征第二rank所對應的第二配置信息;

    5、將所述第一mr值和所述第二mr值分別與預設mr值進行比較得到第一比較結果;

    6、在所述第一比較結果表征所述第一mr值和/或所述第二mr值等于預設mr值、所述第二mr值更新的情況下,根據所述第一mr值和所述第二mr值確定第一chs模式,根據所述第一chs模式確定lpddr芯片的第一wck-on值,所述第一chs模式指示lpddr芯片具有雙rank以及rank之間的第一同步協調信息;

    7、在所述第一比較結果表征所述第二mr值未更新的情況下,將所述第二mr值修正為所述第一mr值,根據所述第二mr值確定第二chs模式,根據所述第二chs模式確定lpddr芯片的第二wck-on值,所述第二chs模式指示lpddr芯片具有單rank以及rank之間的第二同步協調信息。

    8、在一些可選的實施例中,所述在所述第一比較結果表征所述第一mr值和/或所述第二mr值等于預設mr值、所述第二mr值更新的情況下,根據所述第一mr值和所述第二mr值確定第一chs模式,包括:

    9、在所述第一比較結果表征所述第一mr值等于所述預設mr值、和/或所述第二mr值等于所述預設mr值、且所述第二mr值更新的情況下,將lpddr芯片配置為雙rank模式;

    10、獲取雙rank模式對應的第一同步協調表;

    11、根據所述第一同步協調表、所述第一mr值和所述第二mr值確定所述第一chs模式。

    12、在一些可選的實施例中,所述根據所述第一同步協調表、所述第一mr值和所述第二mr值確定所述第一chs模式,包括:

    13、根據所述第一mr值、所述第二mr值和預設配置表確定所述第一配置信息和所述第二配置信息;

    14、根據所述第一配置信息和所述第二配置信息確定所述第一同步協調信息;

    15、在所述第一同步協調表中搜索與所述第一同步協調信息相匹配的第一條目;

    16、將所述第一條目所對應的chs模式配置為所述第一chs模式。

    17、在一些可選的實施例中,所述方法還包括:

    18、在所述第一比較結果表征所述第一mr值不等于所述預設mr值、和所述第二mr值不等于所述預設mr值、所述第二mr值更新的情況下,將所述第一chs模式配置為第一模式,根據所述第一模式將所述第一wck-on值配置為第一數值;

    19、在所述第一比較結果表征所述第一mr值和/或所述第二mr值等于預設mr值、所述第二mr值更新的情況下,將所述第一chs模式配置為第二模式,根據所述第二模式將所述第一wck-on值配置為第二數值。

    20、在一些可選的實施例中,所述根據所述第二mr值確定第二chs模式,根據所述第二chs模式確定lpddr芯片的第二wck-on值,包括:

    21、在所述第二mr值等于所述預設mr值的情況下,將所述第二chs模式配置為所述第二模式,根據所述第二模式將所述第二wck-on值配置為第二數值;

    22、在所述第二mr值不等于所述預設mr值的情況下,將所述第二chs模式配置為所述第一模式,根據所述第一模式將所述第二wck-on值配置為第一數值。

    23、在一些可選的實施例中,所述根據所述第二mr值確定第二chs模式,根據所述第二chs模式確定lpddr芯片的第二wck-on值,包括:

    24、在所述第二mr值等于所述預設mr值的情況下,將所述第二chs模式配置為所述第二模式,根據所述第二模式將所述第二wck-on值配置為第二數值;

    25、在所述第二mr值不等于所述預設mr值的情況下,將所述第二chs模式配置為所述第一模式,根據所述第一模式將所述第二wck-on值配置為第一數值。

    26、在一些可選的實施例中,所述根據所述第二同步協調表和所述第二mr值確定所述第二chs模式,包括:

    27、根據所述第二mr值和預設配置表確定所述第二同步協調信息;

    28、在所述第二同步協調表中搜索與所述第二同步協調信息相匹配的第二條目;

    29、將所述第二條目所對應的chs模式配置為所述第二chs模式。

    30、第二方面,本專利技術實施例提供了一種lpddr芯片的wck-on值確定系統,包括:

    31、第一模塊,用于獲取lpddr芯片的第一mr值,所述第一mr值表征第一rank所對應的第一配置信息;

    32、第二模塊,用于獲取lpddr芯片的第二mr值,所述第二mr值表征第二rank所對應的第二配置信息;

    33、第三模塊,用于將所述第一mr值和所述第二mr值分別與預設mr值進行比較得到第一比較結果;

    34、第四模塊,用于在所述第一比較結果表征所述第一mr值和/或所述第二mr值等于預設mr值、所述第二mr值更新的情況下,根據所述第一mr值和所述第二mr值確定第一chs模式,根據所述第一chs模式確定lpddr芯片的第一wck-on值,所述第一chs模式指示lpddr芯片具有雙rank以及rank之間的第一同步協調信息;

    35、第五模塊,用于在所述第一比較結果表征所述第二mr值未更新的情況下,將所述第二mr值修正為所述第本文檔來自技高網...

    【技術保護點】

    1.一種LPDDR芯片的WCK-ON值確定方法,其特征在于,包括:

    2.根據權利要求1所述的方法,其特征在于,所述在所述第一比較結果表征所述第一MR值和/或所述第二MR值等于預設MR值、所述第二MR值更新的情況下,根據所述第一MR值和所述第二MR值確定第一CHS模式,包括:

    3.根據權利要求2所述的方法,其特征在于,所述根據所述第一同步協調表、所述第一MR值和所述第二MR值確定所述第一CHS模式,包括:

    4.根據權利要求1所述的方法,其特征在于,所述方法還包括:

    5.根據權利要求4所述的方法,其特征在于,所述根據所述第二MR值確定第二CHS模式,根據所述第二CHS模式確定LPDDR芯片的第二WCK-ON值,包括:

    6.根據權利要求1所述的方法,其特征在于,所述在所述第一比較結果表征所述第二MR值未更新的情況下,將所述第二MR值修正為所述第一MR值,根據所述第二MR值確定第二CHS模式,包括:

    7.根據權利要求6所述的方法,其特征在于,所述根據所述第二同步協調表和所述第二MR值確定所述第二CHS模式,包括:p>

    8.一種LPDDR芯片的WCK-ON值確定系統,其特征在于,包括:

    9.一種存儲器測試裝置,其特征在于,包括:

    10.一種計算機可讀存儲介質,其中存儲有處理器可執行的程序,其特征在于,所述處理器可執行的程序在由處理器執行時用于執行如權利要求1-7任一項所述的方法。

    ...

    【技術特征摘要】

    1.一種lpddr芯片的wck-on值確定方法,其特征在于,包括:

    2.根據權利要求1所述的方法,其特征在于,所述在所述第一比較結果表征所述第一mr值和/或所述第二mr值等于預設mr值、所述第二mr值更新的情況下,根據所述第一mr值和所述第二mr值確定第一chs模式,包括:

    3.根據權利要求2所述的方法,其特征在于,所述根據所述第一同步協調表、所述第一mr值和所述第二mr值確定所述第一chs模式,包括:

    4.根據權利要求1所述的方法,其特征在于,所述方法還包括:

    5.根據權利要求4所述的方法,其特征在于,所述根據所述第二mr值確定第二chs模式,根據所述第二chs模式確定lpddr芯片的第二...

    【專利技術屬性】
    技術研發人員:劉孜
    申請(專利權)人:深圳市晶存科技股份有限公司,
    類型:發明
    國別省市:

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 久久国产精品无码一区二区三区| 亚洲AV无码第一区二区三区 | 中文字幕无码视频专区| 国产成人无码精品久久久免费| 亚洲精品无码MV在线观看| 久久久久久久久免费看无码 | 亚洲AV无码第一区二区三区| 中文字幕无码免费久久99| 永久免费av无码网站yy| 无码人妻精品一区二区三区9厂 | 亚洲性无码AV中文字幕| 午夜亚洲av永久无码精品| 成人免费午夜无码视频| 亚洲AV无码久久精品蜜桃| h无码动漫在线观看| 亚洲youwu永久无码精品 | 无码国模国产在线观看| 精品无码无人网站免费视频| 亚洲av无码一区二区三区不卡| 少妇中文无码高清| 日韩少妇无码喷潮系列一二三| 免费无遮挡无码永久视频| 亚洲一区精品无码| 在线观看免费无码视频| 精品久久久久久无码国产| 免费无遮挡无码永久在线观看视频| 亚洲av无码一区二区三区观看| 久久精品无码精品免费专区| 亚洲av永久无码精品网站| 亚洲av永久无码精品秋霞电影影院| av无码精品一区二区三区四区| 精品久久久久久无码人妻中文字幕| 亚洲中文字幕无码亚洲成A人片| 精品少妇人妻av无码久久| 色爱无码AV综合区| 亚洲视频无码高清在线| 无码精油按摩潮喷在播放| 秋霞鲁丝片无码av| 日韩精品无码一区二区三区四区| 国产精品无码永久免费888| 精品久久久久久无码免费|