System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內的位置。 參數名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術實現步驟摘要】
本專利技術涉及顯示,具體涉及一種陣列基板、顯示面板和顯示裝置。
技術介紹
1、在相關技術中,柵極掃描電路(goa,gate?driver?on?array)中包括多個級聯的移位寄存單元,各級移位寄存單元的驅動輸出端分別對應一條柵極線,以實現對顯示面板進行逐行掃描。隨著柵極掃描電路的技術發展,已經普遍要求柵極掃描電路能夠實現正反掃功能。
2、但是,目前適用于正反掃的移位寄存單元在長時間進行正掃或反掃后,移位寄存單元中的一些晶體管會發生閾值漂移,從而導致柵極掃描電路在切換掃描方向時,不能正常工作。
技術實現思路
1、本專利技術旨在至少解決現有技術中存在的技術問題之一,提出了一種陣列基板、顯示面板和顯示裝置,以解決正反掃移位寄存單元中晶體管發生閾值漂移的問題。
2、一方面,本專利技術提供了一種陣列基板,包括:掃描電路,掃描電路包括多級移位寄存單元,移位寄存單元至少包括第一輸入單元、第二輸入單元、第三輸入單元和第四輸入單元;
3、第一輸入單元的控制端電連接第一觸發端,第一輸入單元的輸入端電連接第一電源端,第一輸入單元的輸出端電連接上拉節點,用于響應第一觸發端的控制,而根據第一電源端提供的第一電源信號調節上拉節點的電位;
4、第二輸入單元的控制端電連接第二觸發端,第二輸入單元的輸入端電連接第二電源端,第二輸入單元的輸出端電連接上拉節點,用于響應第二觸發端的控制,而根據第二信號端提供的第二電源信號調節上拉節點的電位;
5、第三輸入單元
6、第四輸入單元的控制端電連接第四觸發端,第四輸入單元的輸入端電連接第一電源端,第四輸入單元的輸出端電連接上拉節點,用于響應第四觸發端的控制,而根據第一電源端提供的第一電源信號調節上拉節點的電位;
7、其中,第一電源信號和第二電源信號電性相不同。
8、另一方面,基于同一種專利技術思路,本專利技術提供了一種陣列基板,陣列基板包括x級移位寄存單元,每一級移位寄存單元包括正反掃模塊,正反掃模塊包括第一晶體管、第二晶體管、第三晶體管和第四晶體管;
9、其中,第n級移位寄存單元的第一晶體管的柵極連接第n-2i級移位寄存單元移位輸出端或觸發線,n≤x,i≥1,第一晶體管的第一極連接第一電源端,第二級連接上拉節點;
10、第n級移位寄存單元的第二晶體管的柵極連接第n-i級移位寄存單元的移位輸出端或觸發線,第二晶體管的第一極連接第二電源端,第二級連接上拉節點;
11、第n級移位寄存單元的第三晶體管的柵極連接第n+i級移位寄存單元的移位輸出端或觸發線,第三晶體管的第一極連接第二電源端,第二極連接上拉節點;
12、第n級移位寄存單元的第四晶體管的柵極連接第n+2i級移位寄存單元的移位輸出端或觸發線,第四晶體管的第一極連接第一電源端,第二極連接上拉節點。
13、又一方面,基于同一種專利技術思路,本專利技術提供了一種顯示面板包括:如前所述的陣列基板。
14、再一方面,基于同一種專利技術思路,本專利技術提供了一種顯示裝置包括:如前所述的顯示面板。
15、本專利技術中,每一級移位寄存單元的第一輸入單元的輸入端電連接第一電源端,第二輸入單元的輸入端電連接第二電源端,第三輸入單元的輸入端電連接第二電源端,第四輸入單元的輸入端電連接第一電源端,第一輸入單元、第二輸入單元、第三輸入單元和第四輸入單元的輸出端電連接上拉節點,即每一級移位寄存單元包括正反掃模塊,正反掃模塊包括第一晶體管、第二晶體管、第三晶體管和第四晶體管,第一晶體管的第一極連接第一電源端,第二晶體管的第一極連接第二電源端,第三晶體管的第一極連接第二電源端、第四晶體管的第一極連接第一電源端,第一晶體管的第二極、第二晶體管的第二極、第三晶體管的第二極和第四晶體管的第二極均連接上拉節點。在正反掃切換的過程中,第一電源端一直提供第一電源信號,第二電源端一直提供第二電源信號,能夠實現正常的正反掃切換,有利于提高移位寄存單元的穩定性和可靠性。
本文檔來自技高網...【技術保護點】
1.一種陣列基板,其特征在于,包括:掃描電路,所述掃描電路包括多級移位寄存單元,所述移位寄存單元至少包括第一輸入單元、第二輸入單元、第三輸入單元和第四輸入單元;
2.根據權利要求1所述的陣列基板,其特征在于,所述移位寄存單元還包括輸出單元,所述輸出單元的控制端電連接所述上拉節點,所述輸出單元的輸入端電連接第一信號端,所述輸出單元的輸出端電連接驅動輸出端,用于響應所述上拉節點的控制,而根據所述第一信號端提供的第一信號調節所述驅動輸出端的信號。
3.根據權利要求2所述的陣列基板,其特征在于,所述移位寄存單元還包括第一復位單元,所述第一復位單元的控制端電連接第二信號端,所述第一復位單元的輸入端電連接所述第一電源端,所述第第一復位單元的輸出端電連接所述驅動輸出端,用于響應所述第二信號端提供的第二信號的控制,而根據所述第一電源端提供的所述第一電源信號調節所述驅動輸出端的信號。
4.根據權利要求1所述的陣列基板,其特征在于,所述輸入單元包括第一晶體管,所述第一晶體管的柵極連接所述第一觸發端,所述第一晶體管連接在所述第一電源端和所述上拉節點之間;
6.根據權利要求3所述的陣列基板,其特征在于,所述第一復位單元包括第六晶體管,所述第六晶體管的柵極連接所述第二信號端,所述第六晶體管連接在所述第一電源端和所述驅動輸出端之間。
7.根據權利要求2所述的陣列基板,其特征在于,所述移位寄存單元還包括第二復位單元、第三復位單元和節點控制單元;
8.根據權利要求7所述的陣列基板,其特征在于,所述第二復位單元包括第七晶體管,所述第七晶體管的柵極連接所述第三信號端,所述第七晶體管連接在所述第一電源端和所述上拉節點之間;
9.根據權利要求8所述的陣列基板,其特征在于,所述移位寄存單元還包括第一電容和第二電容,所述第一電容耦接在所述上拉節點和所述驅動輸出端之間,所述第二電容耦接在所述下拉節點和所述第一信號端之間。
10.根據權利要求2所述的陣列基板,其特征在于,所述掃描電路包括Y條時鐘信號線,k*Y條觸發線,其中,k≥1,Y≥2且均為正整數。
11.根據權利要求10所述的陣列基板,其特征在于,所述掃描電路包括正向掃描模式和反向掃描模式。
12.根據權利要求11所述的陣列基板,其特征在于,所述掃描電路包括X級移位寄存單元,每一級移位寄存單元至少包括一個移位輸出端。
13.根據權利要求12所述的陣列基板,其特征在于,所述移位輸出端復用所述驅動輸出端。
14.根據權利要求12所述的陣列基板,其特征在于,所述掃描電路包括兩條時鐘信號線和兩條觸發線,所述時鐘信號線包括第一時鐘信號線和第二時鐘信號線,所述觸發線包括第一觸發線和第二觸發線;
15.根據權利要求14所述的陣列基板,其特征在于,所述掃描電路的第X-1級移位寄存單元的第三觸發端連接第X級移位寄存單元的移位輸出端,所述第X-1級移位寄存單元的第四觸發端連接所述第二觸發線;所述第X級移位寄存單元的第三觸發端連接所述第二觸發線,所述第X級移位寄存單元的的所述第四觸發端連接第一觸發線;
16.根據權利要求12所述的陣列基板,其特征在于,所述掃描電路包括兩條時鐘信號線和四條觸發線,所述時鐘信號線包括第一時鐘信號線和第二時鐘信號線,所述觸發線包括第一觸發線、第二觸發線、第三觸發線和第四觸發線;
17.根據權利要求12所述的陣列基板,其特征在于,所述掃描電路包括四條時鐘信號線和四條觸發線,所述時鐘信號線包括第一時鐘信號線、第二時鐘信號線、第三時鐘信號線和第四時鐘信號線,所述觸發線包括第一觸發線、第二觸發線、第三觸發線和第四觸發線;
18.根據權利要求17所述的陣列基板,其特征在于,所述掃描電路的第X-3級移位寄存單元的第三觸發端連接第X-1級位寄存單元的移位輸出端,所述第X-3級移位寄存單元的第四觸發端連接所述第一觸發線;
19.根據權利要求12所述的陣列基板,其特征在于,所述掃描電路包括四條時鐘信號線和八條觸發線,所述時鐘信號線包括第一時鐘信號線、第二時鐘信號線第三時鐘信號線和第四時鐘信號線,所述觸發線包括第一觸發線、第二觸發線、第三觸發線、第四觸發線、第五觸發線、第六觸發線、第七觸發線和第八觸發線;
20.一種陣列基板,其特征在于,所述陣列基板包括X級移位寄存單元,每一級所述移位寄存單元包括正反掃模塊,所述正反掃模塊包括第一晶體管...
【技術特征摘要】
1.一種陣列基板,其特征在于,包括:掃描電路,所述掃描電路包括多級移位寄存單元,所述移位寄存單元至少包括第一輸入單元、第二輸入單元、第三輸入單元和第四輸入單元;
2.根據權利要求1所述的陣列基板,其特征在于,所述移位寄存單元還包括輸出單元,所述輸出單元的控制端電連接所述上拉節點,所述輸出單元的輸入端電連接第一信號端,所述輸出單元的輸出端電連接驅動輸出端,用于響應所述上拉節點的控制,而根據所述第一信號端提供的第一信號調節所述驅動輸出端的信號。
3.根據權利要求2所述的陣列基板,其特征在于,所述移位寄存單元還包括第一復位單元,所述第一復位單元的控制端電連接第二信號端,所述第一復位單元的輸入端電連接所述第一電源端,所述第第一復位單元的輸出端電連接所述驅動輸出端,用于響應所述第二信號端提供的第二信號的控制,而根據所述第一電源端提供的所述第一電源信號調節所述驅動輸出端的信號。
4.根據權利要求1所述的陣列基板,其特征在于,所述輸入單元包括第一晶體管,所述第一晶體管的柵極連接所述第一觸發端,所述第一晶體管連接在所述第一電源端和所述上拉節點之間;
5.根據權利要求2所述的陣列基板,其特征在于,所述輸出單元包括第五晶體管,所述第五晶體管的柵極連接所述上拉節點,所述第五晶體管連接在所述第一信號端和所述驅動輸出端之間。
6.根據權利要求3所述的陣列基板,其特征在于,所述第一復位單元包括第六晶體管,所述第六晶體管的柵極連接所述第二信號端,所述第六晶體管連接在所述第一電源端和所述驅動輸出端之間。
7.根據權利要求2所述的陣列基板,其特征在于,所述移位寄存單元還包括第二復位單元、第三復位單元和節點控制單元;
8.根據權利要求7所述的陣列基板,其特征在于,所述第二復位單元包括第七晶體管,所述第七晶體管的柵極連接所述第三信號端,所述第七晶體管連接在所述第一電源端和所述上拉節點之間;
9.根據權利要求8所述的陣列基板,其特征在于,所述移位寄存單元還包括第一電容和第二電容,所述第一電容耦接在所述上拉節點和所述驅動輸出端之間,所述第二電容耦接在所述下拉節點和所述第一信號端之間。
10.根據權利要求2所述的陣列基板,其特征在于,所述掃描電路包括y條時鐘信號線,k*y條觸發線,其中,k≥1,y≥2且均為正整數。
11.根據權利要求10所述的陣列基板,其特征在于,所述掃描電路包括正向掃描模式和反向掃描模式。
12.根據權利要求11所述的陣列基板,其特征在于,所述掃描電路包括x級移位寄存單元,每一級移位寄存單元至少包括一個移位輸出端。
13....
【專利技術屬性】
技術研發人員:音瀨智彥,
申請(專利權)人:廈門天馬光電子有限公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。