System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實(shí)現(xiàn)步驟摘要】
本專利技術(shù)屬于電子,具體地說,是涉及一種提高鎖相環(huán)穩(wěn)定工作的電路及方法。
技術(shù)介紹
1、頻率源是電子系統(tǒng)的基本信號(hào)來源,在現(xiàn)代電子技術(shù)中,系統(tǒng)越來越復(fù)雜,系統(tǒng)無法評(píng)估為鎖相環(huán)開電工作、參考時(shí)鐘輸入兩者間先后時(shí)序,鎖相環(huán)開電工作、參考時(shí)鐘輸入兩者間時(shí)序不恒定,容易造成fpga為鎖相環(huán)配置寄存器時(shí),時(shí)序錯(cuò)亂,造成鎖相環(huán)工作不穩(wěn)定,失鎖現(xiàn)象,急需一種提高鎖相環(huán)穩(wěn)定工作的辦法。
技術(shù)實(shí)現(xiàn)思路
1、本專利技術(shù)的目的在于提供一種提高鎖相環(huán)穩(wěn)定工作的電路及方法,主要解決鎖相環(huán)開電工作、參考時(shí)鐘輸入兩者間先后順序不恒定時(shí),造成鎖相環(huán)工作不穩(wěn)定的技術(shù)問題。
2、為實(shí)現(xiàn)上述目的,本專利技術(shù)采用的技術(shù)方案如下:
3、一種提高鎖相環(huán)穩(wěn)定工作的電路,包括鎖相環(huán),還包括一個(gè)輸出端與鎖相環(huán)相連用于將參考時(shí)鐘功分為兩路的一分二功分器,輸入端與一分二功分器的另一個(gè)輸出端相連的檢波器,輸入端與檢波器的輸出端相連的比較器,與比較器的輸出端相連并與鎖相環(huán)相連的fpga控制模塊,以及為鎖相環(huán)和fpga控制模塊供電的供電模塊。
4、進(jìn)一步地,在本專利技術(shù)中,所述供電模塊包括外接輸入電源的第一線性穩(wěn)壓器、第二線性穩(wěn)壓器;其中,第一線性穩(wěn)壓器的輸出端直接與fpga控制模塊相連,第二線性穩(wěn)壓器的輸出端經(jīng)模擬開關(guān)后與鎖相環(huán)相連;所述模擬開關(guān)還與fpga控制模塊相連。
5、進(jìn)一步地,在本專利技術(shù)中,所述模擬開關(guān)采用單刀雙擲開關(guān),單刀雙擲開關(guān)的輸入端與第二線性穩(wěn)壓器的輸出端相連,單刀雙擲開
6、基于上述電路,本專利技術(shù)還提供了一種提高鎖相環(huán)穩(wěn)定工作的方法,包括以下步驟:
7、s1,利用檢波器檢測(cè)外部輸入?yún)⒖紩r(shí)鐘并傳輸信號(hào)至比較器,fpga控制模塊接收比較器的輸出電平,如果為低電平則進(jìn)入步驟s2,如果為高電平則進(jìn)入步驟s3;
8、s2,fpga控制模塊輸出電平控制模擬開關(guān),為鎖相環(huán)斷電;
9、s3,fpga控制模塊輸出電平控制模擬開關(guān),為鎖相環(huán)供電;
10、s4,fpga控制模塊為鎖相環(huán)配置寄存器,避免鎖相環(huán)開電工作、參考時(shí)鐘輸入兩者間先后順序不恒定。
11、與現(xiàn)有技術(shù)相比,本專利技術(shù)具有以下有益效果:
12、本專利技術(shù)通過檢波器檢測(cè)到有外部輸入?yún)⒖紩r(shí)鐘時(shí),fpga才控制模擬開關(guān)為鎖相環(huán)開電,為鎖相環(huán)配置寄存器,避免了鎖相環(huán)開電工作、參考時(shí)鐘輸入兩者間先后順序不恒定時(shí),鎖相環(huán)寄存器配置時(shí)序錯(cuò)亂,容易造成鎖相環(huán)失鎖的問題,提高了鎖相環(huán)工作的穩(wěn)定性。
本文檔來自技高網(wǎng)...【技術(shù)保護(hù)點(diǎn)】
1.一種提高鎖相環(huán)穩(wěn)定工作的電路,包括鎖相環(huán),其特征在于,還包括一個(gè)輸出端與鎖相環(huán)相連用于將參考時(shí)鐘功分為兩路的一分二功分器,輸入端與一分二功分器的另一個(gè)輸出端相連的檢波器,輸入端與檢波器的輸出端相連的比較器,與比較器的輸出端相連并與鎖相環(huán)相連的FPGA控制模塊,以及為鎖相環(huán)和FPGA控制模塊供電的供電模塊。
2.根據(jù)權(quán)利要求1所述的一種提高鎖相環(huán)穩(wěn)定工作的電路,其特征在于,所述供電模塊包括外接輸入電源的第一線性穩(wěn)壓器、第二線性穩(wěn)壓器;其中,第一線性穩(wěn)壓器的輸出端直接與FPGA控制模塊相連,第二線性穩(wěn)壓器的輸出端經(jīng)模擬開關(guān)后與鎖相環(huán)相連;所述模擬開關(guān)還與FPGA控制模塊相連。
3.根據(jù)權(quán)利要求2所述的一種提高鎖相環(huán)穩(wěn)定工作的電路,其特征在于,所述模擬開關(guān)采用單刀雙擲開關(guān),單刀雙擲開關(guān)的輸入端與第二線性穩(wěn)壓器的輸出端相連,單刀雙擲開關(guān)的控制端與FPGA控制模塊相連,單刀雙擲開關(guān)的一個(gè)輸出端與鎖相環(huán)相連,單刀雙擲開關(guān)的另一個(gè)輸出端經(jīng)電阻R后接地。
4.一種提高鎖相環(huán)穩(wěn)定工作的方法,其特征在于,采用了如權(quán)利要求3所述的一種提高鎖相環(huán)穩(wěn)定工作的電路,包
...【技術(shù)特征摘要】
1.一種提高鎖相環(huán)穩(wěn)定工作的電路,包括鎖相環(huán),其特征在于,還包括一個(gè)輸出端與鎖相環(huán)相連用于將參考時(shí)鐘功分為兩路的一分二功分器,輸入端與一分二功分器的另一個(gè)輸出端相連的檢波器,輸入端與檢波器的輸出端相連的比較器,與比較器的輸出端相連并與鎖相環(huán)相連的fpga控制模塊,以及為鎖相環(huán)和fpga控制模塊供電的供電模塊。
2.根據(jù)權(quán)利要求1所述的一種提高鎖相環(huán)穩(wěn)定工作的電路,其特征在于,所述供電模塊包括外接輸入電源的第一線性穩(wěn)壓器、第二線性穩(wěn)壓器;其中,第一線性穩(wěn)壓器的輸出端直接與fpga控制模塊相...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:曾永貴,趙乾坤,
申請(qǐng)(專利權(quán))人:成都世源頻控技術(shù)股份有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。