System.ArgumentOutOfRangeException: 索引和長度必須引用該字符串內(nèi)的位置。 參數(shù)名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技術(shù)實(shí)現(xiàn)步驟摘要】
本公開涉及半導(dǎo)體,具體地,涉及一種存儲器及其操作方法、存儲器系統(tǒng)。
技術(shù)介紹
1、計(jì)數(shù)器是集成電路中最常使用的邏輯電路。計(jì)數(shù)器在集成電路中主要是對一些條目進(jìn)行計(jì)數(shù),以實(shí)現(xiàn)測量、計(jì)數(shù)、控制和分頻等功能。例如,在解決行錘擊效應(yīng)問題的行錘控制電路中,計(jì)數(shù)器可以對存儲行的被訪問次數(shù)進(jìn)行計(jì)數(shù),以便于行錘控制電路根據(jù)計(jì)數(shù)結(jié)果確定侵略行,進(jìn)而對與侵略行相鄰的受害行進(jìn)行刷新。在一些場景中,例如上述行錘控制電路中,對計(jì)數(shù)器的數(shù)量要求和計(jì)數(shù)容量要求較大,這樣會導(dǎo)致存儲器的功耗增加,而且它們占用存儲器的較多面積,不利于存儲器的小型化。
技術(shù)實(shí)現(xiàn)思路
1、有鑒于此,本公開實(shí)施例提出一種存儲器及其操作方法、存儲器系統(tǒng)。
2、根據(jù)本公開的第一個方面,提供了一種存儲器,包括:
3、行錘控制電路,包括多個計(jì)數(shù)器,每個所述計(jì)數(shù)器用于對一個存儲行的被訪問次數(shù)進(jìn)行計(jì)數(shù),并生成第一計(jì)數(shù)值;
4、調(diào)節(jié)電路,連接所述多個計(jì)數(shù)器;所述調(diào)節(jié)電路用于當(dāng)多個所述第一計(jì)數(shù)值均達(dá)到目標(biāo)閾值時(shí),重置每個所述計(jì)數(shù)器,以將每個所述第一計(jì)數(shù)值調(diào)整同一偏移值,生成多個第二計(jì)數(shù)值;
5、所述行錘控制電路還用于根據(jù)所述多個第二計(jì)數(shù)值確定目標(biāo)存儲行。
6、根據(jù)本公開的第二個方面,提供了一種存儲器系統(tǒng),包括:本公開第一個方面任一項(xiàng)所述的存儲器;以及,
7、存儲器控制器,與所述存儲器連接,且用于控制所述存儲器。
8、根據(jù)本公開的第三個方面,提供了一種存儲器的操作方法,包括:
9、使用多個計(jì)數(shù)器對多個存儲行的訪問次數(shù)分別進(jìn)行計(jì)數(shù),生成多個第一計(jì)數(shù)值;
10、當(dāng)多個所述第一計(jì)數(shù)值均達(dá)到目標(biāo)閾值時(shí),重置每個所述計(jì)數(shù)器,以將每個所述第一計(jì)數(shù)值調(diào)整同一偏移值,生成多個第二計(jì)數(shù)值;
11、基于所述多個第二計(jì)數(shù)值確定目標(biāo)存儲行,并對所述目標(biāo)存儲行的相鄰存儲行執(zhí)行刷新操作。
12、本公開實(shí)施例提供的存儲器中,增加了對行錘控制電路中計(jì)數(shù)器的調(diào)節(jié)電路,該調(diào)節(jié)電路能夠當(dāng)所有計(jì)數(shù)器的第一計(jì)數(shù)值均達(dá)到目標(biāo)閾值時(shí),重置每個計(jì)數(shù)器,將每個第一計(jì)數(shù)值調(diào)整同一偏移值,得的第二計(jì)數(shù)值。其中,所有第二計(jì)數(shù)值之間大小關(guān)系與所有第一計(jì)數(shù)值之間的大小關(guān)系相同,因此,根據(jù)多個第二計(jì)數(shù)值確定的目標(biāo)存儲行和根據(jù)多個第一計(jì)數(shù)值確定的目標(biāo)存儲行是相同的。可見,該調(diào)節(jié)電路不僅不會影響行錘控制電路確定目標(biāo)存儲行,反而能在調(diào)節(jié)后增大了計(jì)數(shù)器的剩余計(jì)數(shù)空間,從而能夠避免計(jì)數(shù)器的計(jì)數(shù)值都處于高水平狀態(tài)而產(chǎn)生卡死的問題。此外,本公開中,不需要增加計(jì)數(shù)器的有效位,也即不需要增加計(jì)數(shù)器中的觸發(fā)器的數(shù)量,節(jié)約了計(jì)數(shù)器的占用面積,利于存儲器的小型化,并且能夠降低存儲器的功耗。再者,增加調(diào)節(jié)電路并沒有對行錘控制電路本身、存儲器中的其它電路、以及存儲器控制器等電路產(chǎn)生影響,因此,這種改進(jìn)的驗(yàn)證周期短,成本低。
本文檔來自技高網(wǎng)...【技術(shù)保護(hù)點(diǎn)】
1.一種存儲器,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的存儲器,其特征在于,每個所述計(jì)數(shù)器包括多個觸發(fā)器,每個所述觸發(fā)器對應(yīng)所述第一計(jì)數(shù)值的一個有效位,所述觸發(fā)器的輸出端電平用于指示所述有效位的值;
3.根據(jù)權(quán)利要求2所述的存儲器,其特征在于,每個所述第一計(jì)數(shù)值的預(yù)設(shè)有效位包括一個所述有效位或多個所述有效位。
4.根據(jù)權(quán)利要求2所述的存儲器,其特征在于,所述預(yù)設(shè)有效位為所述第一計(jì)數(shù)值的多個有效位中的最高有效位;或者,
5.根據(jù)權(quán)利要求2所述的存儲器,其特征在于,所述調(diào)節(jié)電路包括:
6.根據(jù)權(quán)利要求5所述的存儲器,其特征在于,所述預(yù)設(shè)值為所述預(yù)設(shè)有效位的初始值;
7.根據(jù)權(quán)利要求6所述的存儲器,其特征在于,所述調(diào)節(jié)單元包括:
8.根據(jù)權(quán)利要求6所述的存儲器,其特征在于,所述預(yù)設(shè)有效位包括第一類有效位和第二類有效位;所述調(diào)節(jié)單元包括:
9.根據(jù)權(quán)利要求5所述的存儲器,其特征在于,所述控制信號包括一個有效脈沖;所述調(diào)節(jié)電路還包括:
10.根據(jù)權(quán)利要求1所述的存儲器,其特征在于
11.一種存儲器系統(tǒng),其特征在于,包括:如權(quán)利要求1至10中任一項(xiàng)所述的存儲器;以及,
12.一種存儲器的操作方法,其特征在于,包括:
13.根據(jù)權(quán)利要求11所述的存儲器的操作方法,其特征在于,每個所述計(jì)數(shù)器包括多個觸發(fā)器,每個所述觸發(fā)器對應(yīng)所述第一計(jì)數(shù)值的一個有效位,所述觸發(fā)器的輸出端電平用于指示所述有效位的值;
14.根據(jù)權(quán)利要求13所述的存儲器的操作方法,其特征在于,每個所述第一計(jì)數(shù)值的預(yù)設(shè)有效位包括一個所述有效位或多個所述有效位。
15.根據(jù)權(quán)利要求13所述的存儲器的操作方法,其特征在于,所述預(yù)設(shè)有效位為所述第一計(jì)數(shù)值的多個有效位中的最高有效位;或者,
16.根據(jù)權(quán)利要求13所述的存儲器的操作方法,其特征在于,所述存儲器包括調(diào)節(jié)電路,所述調(diào)節(jié)電路包括:調(diào)節(jié)單元,所述調(diào)節(jié)單元的多個輸入端連接多個所述計(jì)數(shù)器中所述預(yù)設(shè)有效位對應(yīng)的觸發(fā)器的輸出端,所述調(diào)節(jié)單元的輸出端連多個所述計(jì)數(shù)器中所述預(yù)設(shè)有效位對應(yīng)的觸發(fā)器的復(fù)位端或置位端;
17.根據(jù)權(quán)利要求16所述的存儲器的操作方法,其特征在于,所述調(diào)節(jié)電路還包括:延時(shí)單元,所述延時(shí)單元的一端連接所述調(diào)節(jié)單元的輸出端,另一端連接多個所述計(jì)數(shù)器中的預(yù)設(shè)有效位對應(yīng)的觸發(fā)器的所述復(fù)位端或置位端;所述控制信號包括一個有效脈沖;
...【技術(shù)特征摘要】
1.一種存儲器,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的存儲器,其特征在于,每個所述計(jì)數(shù)器包括多個觸發(fā)器,每個所述觸發(fā)器對應(yīng)所述第一計(jì)數(shù)值的一個有效位,所述觸發(fā)器的輸出端電平用于指示所述有效位的值;
3.根據(jù)權(quán)利要求2所述的存儲器,其特征在于,每個所述第一計(jì)數(shù)值的預(yù)設(shè)有效位包括一個所述有效位或多個所述有效位。
4.根據(jù)權(quán)利要求2所述的存儲器,其特征在于,所述預(yù)設(shè)有效位為所述第一計(jì)數(shù)值的多個有效位中的最高有效位;或者,
5.根據(jù)權(quán)利要求2所述的存儲器,其特征在于,所述調(diào)節(jié)電路包括:
6.根據(jù)權(quán)利要求5所述的存儲器,其特征在于,所述預(yù)設(shè)值為所述預(yù)設(shè)有效位的初始值;
7.根據(jù)權(quán)利要求6所述的存儲器,其特征在于,所述調(diào)節(jié)單元包括:
8.根據(jù)權(quán)利要求6所述的存儲器,其特征在于,所述預(yù)設(shè)有效位包括第一類有效位和第二類有效位;所述調(diào)節(jié)單元包括:
9.根據(jù)權(quán)利要求5所述的存儲器,其特征在于,所述控制信號包括一個有效脈沖;所述調(diào)節(jié)電路還包括:
10.根據(jù)權(quán)利要求1所述的存儲器,其特征在于,所述行錘控制電路用于比較所述多個第二計(jì)數(shù)值,并將所述多個第二計(jì)數(shù)值中的最大計(jì)數(shù)值對應(yīng)的所述存儲行作為所述目標(biāo)存儲行;
11.一種存...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:梅笑冬,宋大植,張黃鵬,魏德波,
申請(專利權(quán))人:長江存儲科技有限責(zé)任公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。