一種串行周邊接口的中繼電路,包括第一串行周邊接口端、第二串行周邊接口端以及控制電路。第一串行周邊接口端包括第一三態柵與第二三態柵,第二串行周邊接口端包括第三三態柵與第四三態柵。第一三態柵、第二三態柵的輸出端耦接相對應的第三三態柵、第四三態柵的輸入端,第一三態柵、第二三態柵的輸入端耦接相對應的第三三態柵、第四三態柵的輸出端。控制電路包括第一輸出端與第二輸出端,控制電路選擇性地使第一輸出端或第二輸出端為高電位。因此,串行周邊接口的中繼電路得以增加主設備與從設備間的連接長度。
【技術實現步驟摘要】
本專利技術涉及一種中繼電路,特別是一種串行周邊接口(SPI,Serial Peripheral Interface)的中繼電路。
技術介紹
近年來,由于經濟快速的發展,人類對生活質量的要求越來越高,各個領域的競爭也相對激烈。面對分秒必爭、錙銖必較的社會,如何以方便、快速且省成本的方式滿足消費者成了各個領域業者的目標。其中,在工廠方面,如何使生產線大量地生產以降低成本與提升生產的效能成了相關業者主要發展的目標之一。生產線可利用許多設備同步進行的方式大量的生產,由于在有限的區域內存在有設備的數量有限的問題,所以會利用增加設備間連接線的長度來改善這個問題。但是設備間連接線長度的增加,使得設備所接收到的信號減弱,存在有信號失真的風險,進而影響生產的質量。目前市面上有許多中繼電路使得設備間的信號傳輸不會因延長連接長度而存在信號失真的問題,但因設備間的傳輸接口不同,所需的中繼電路亦不同,目前并無具有串行周邊接口的中繼電路存在。
技術實現思路
鑒于以上的問題,本專利技術在于提供一種串行周邊接口的中繼電路,借以解決具有串行周邊接口的設備間因增加連接線長度而有信號失真的風險。本專利技術所揭露的串行周邊接口的中繼電路,適于連接主設備與從設備,其中,主設備具有第一串行周邊接口總線,從設備具有第二串行周邊接口總線,串行周邊接口的中繼電路包括第一串行周邊接口端、第二串行周邊接口端以及控制電路。第一串行周邊接口端包括三第一三態柵(tri-state gate)與一第二三態柵,第二串行周邊接口端包括三第三三態柵與一第四三態柵,每一第一三態柵相對應于(opposite to)每一第三三態柵,第二三態柵相對應于第四三態柵。每一第一三態柵的輸出端耦接相對應的每一第三三態柵的輸入端,第二三態柵的輸出端稱接相對應的第四三態柵的輸入端。每一第一三態柵的輸入端耦接相對應的每一第三三態柵的輸出端,第二三態柵的輸入端耦接相對應的第四三態柵的輸出端。第一串行周邊接口總線耦接每一第一三態柵與第四三態柵,且第二串行周邊接口總線耦接每一第三三態柵與第二三態柵,控制電路包含第一輸出端與第二輸出端。第一輸出端耦接每一第一三態柵與第二三態柵的致能端,第二輸出端耦接每一第三三態柵與第四三態柵的致能端,控制電路選擇性地使第一輸出端或第二輸出端為高電位。依據本專利技術的一實施例中,串行周邊接口的中繼電路還包括第一電阻與第一電源,第一電阻的一端耦接第二三態柵的輸入端,第一電阻的另一端耦接第一電源。其中,第一電阻的電阻值為IOkQ (kilo-ohm)。依據本專利技術的一實施例中,控制電路包括第一方向控制端與第一非門(notgate),第一方向控制端耦接每一第一三態柵的致能端與第二三態柵的致能端,第一非門的輸入端耦接第一方向控制端,第一非門的輸出端耦接每一第三三態柵的致能端與第四三態柵的致能端°依據本專利技術的一實施例中,控制電路還包括第二電阻、第三電阻與第二電源,第二電阻的一端耦接第一方向控制端,第二電阻的另一端耦接第二電源,該第三電阻的一端耦接該第一方向控制端(第一方向控制端口),該第三電阻的另一端接地。其中,第二電阻的電阻值為IOkQ,該第三電阻的電阻值為3 Ω。依據本專利技術的一實施例中,控制電路包括第二方向控制端、第一致能端、第一與門 (and gate)、第二與門、第二非門、第三非門以及第四非門。第一與門的一輸入端耦接第二方向控制端,第一與門的輸出端耦接每一第一三態柵的致能端與第二三態柵的致能端。第二與門的輸出端耦接每一第三三態柵的致能端與第四三態柵的致能端,第二非門的輸入端耦接第一致能端,第二非門的輸出端耦接第一與門的另一輸入端。第三非門的輸入端耦接第二方向控制端,第三非門的輸出端耦接第二與門的一輸入端。第四非門的輸入端耦接第一致能端,第四非門的輸出端耦接第二與門的另一輸入端。依據本專利技術的一實施例中,控制電路還包括第四電阻、第五電阻與第三電源,第四電阻的一端耦接第二方向控制端,第四電阻的另一端耦接第三電源,該第五電阻的一端耦接該第二方向控制端,該第五電阻的另一端接地,且第一致能端接地。其中,第四電阻的電阻值為IOkQ,該第五電阻的電阻值為3 Ω。根據本專利技術的串行周邊接口的中繼電路,應用于具有串行周邊界面的主設備與從設備間,可以增加主設備與從設備間的連接線長度,且解決因增加連接線長度而有信號失真的風險。以下結合附圖和具體實施例對本專利技術進行詳細描述,但不作為對本專利技術的限定。 附圖說明圖1為根據本專利技術的串行周邊接口的中繼電路的應用示意圖;圖2為根據本專利技術一實施例的串行周邊接口的中繼電路示意圖;圖3為根據本專利技術的控制電路的一實施例示意圖;以及圖4為根據本專利技術的控制電路的另一實施例示意圖。其中,附圖標記90主設備92從設備100串行周邊接口的中繼電路101第一串行周邊接口總線102第一串行周邊接口端103第二串行周邊接口總線104第一三態柵105第二三態柵106第二串行周邊接口端108第三三態柵109第匹丨三態柵110控制電路112第—-電阻114第—-電源116第—-輸出端118第二輸出端202第—-方向控制端204第—j非門206第二電阻207第三電阻208第二電源302第二方向控制端304第—-致能端306第—j與門308第二與門310第二非門312第三非門314第四非門316第四電阻317第五電阻318第三電源具體實施例方式下面結合附圖對本專利技術的結構原理和工作原理作具體的描述請參照圖1,為根據本專利技術的串行周邊接口的中繼電路的應用示意圖。串行周邊接口的中繼電路100是配置于主設備與從設備之間。主設備90包括第一串行周邊接口總線101,從設備92包括第二串行周邊接口總線103,串行周邊接口的中繼電路100的一端耦接第一串行周邊接口總線101,串行周邊接口的中繼電路100的另一端耦接與第二串行周邊接口總線103。串行周邊接口的中繼電路100傳輸主設備90與從設備92間的信號。其中,主設備90可為但不限于自動測試系統或燒錄芯片的主機,從設備92可為但不限于待燒錄的芯片。請參照圖2,是為根據本專利技術一實施例的串行周邊接口的中繼電路示意圖。串行周邊接口的中繼電路包括第一串行周邊接口端102、第二串行周邊接口端106以及控制電路110。第一串行周邊接口端102包括三第一三態柵104與一第二三態柵105。第二串行周邊接口端106包括三第三三態柵108與一第四三態柵109。每一第一三態柵104相對應于每一第三三態柵108,第二三態柵105相對應于第四三態柵109。每一第一三態柵104的輸出端耦接相對應的每一第三三態柵108的輸入端,第二三態柵105的輸出端耦接相對應的第四三態柵109的輸入端。每一第一三態柵104的輸入端耦接相對應的每一第三三態柵 108的輸出端,第二三態柵105的輸入端耦接相對應的第四三態柵109的輸出端。請參照圖1與圖2,第一串行周邊接口總線101耦接每一第一三態柵104與第四三態柵109,且第二串行周邊接口總線103耦接每一第三三態柵108與第二三態柵105。控制電路110包含第一輸出端116與第二輸出端118。第一輸出端116耦接每一第一三態柵104 與第二三態柵105的致能端,第二輸出端118耦接每一第三三態柵108與第四三態柵109 的致能端,控制電路110選擇性本文檔來自技高網...
【技術保護點】
1.一種串行周邊接口的中繼電路,適于連接一主設備與一從設備,該主設備具有一第一串行周邊接口總線,該從設備具有一第二串行周邊接口總線,其特征在于,該串行周邊接口的中繼電路包括:一第一串行周邊接口端,該第一串行周邊接口端包括三第一三態柵與一第二三態柵;一第二串行周邊接口端,該第二串行周邊接口端包括三第三三態柵與一第四三態柵,每一該些第一三態柵相對應于每一該些第三三態柵,該第二三態柵相對應于該第四三態柵,且每一該些第一三態柵的一輸出端耦接相對應的每一該些第三三態柵的一輸入端,該第二三態柵的一輸出端耦接相對應的該第四三態柵的一輸入端,每一該些第一三態柵的一輸入端耦接相對應的每一該些第三三態柵的一輸出端,該第二三態柵的一輸入端耦接相對應的該第四三態柵的一輸出端;以及一控制電路,該控制電路包括一第一輸出端與一第二輸出端,該第一輸出端耦接每一該些第一三態柵的一致能端與該第二三態柵的一致能端,該第二輸出端耦接每一該些第三三態柵的一致能端與該第四三態柵的一致能端,該控制電路選擇性地使該第一輸出端或該第二輸出端為高電位;其中,該第一串行周邊接口總線耦接每一該些第一三態柵與該第四三態柵,且該第二串行周邊接口總線耦接每一該些第三三態柵與該第二三態柵。...
【技術特征摘要】
【專利技術屬性】
技術研發人員:員輝,元哲璋,陳玄同,
申請(專利權)人:英業達股份有限公司,英業達集團天津電子技術有限公司,
類型:發明
國別省市:71
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。