【技術(shù)實(shí)現(xiàn)步驟摘要】
本專利技術(shù)涉及一種密碼清除電路。
技術(shù)介紹
為了保證計(jì)算機(jī)的安全,用戶通常會(huì)對(duì)計(jì)算機(jī)的BIOS及CMOS設(shè)置密碼以防止未授權(quán)用戶更改計(jì)算機(jī)的信息。過一段時(shí)間之后,如進(jìn)行計(jì)算機(jī)的BIOS升級(jí),而此時(shí)用戶卻忘記了當(dāng)時(shí)設(shè)置的密碼,如此則需拆開機(jī)箱以對(duì)主板上的BIOS及CMOS進(jìn)行手動(dòng)清除密碼。現(xiàn)有的手動(dòng)清除BIOS及CMOS密碼是通過跳線的方式。該BIOS及CMOS跳線均包括一底座及一鍵帽,該底座包括三個(gè)引腳,其中第一引腳接地、第二引腳懸空、第三引腳連接于相應(yīng)的芯片上。正常情況下,該鍵帽插接于第二及第三引腳上,當(dāng)需清除BIOS或CMOS的密碼時(shí),即將鍵帽安裝在第一及第二引腳上即可。然而,為了清除BIOS或CMOS密碼,主板上需設(shè)置兩個(gè)跳線,如此對(duì)于原本就空間緊張的主板來說或多或少的增加了電路板的大小,進(jìn)而增加的主板的成本。
技術(shù)實(shí)現(xiàn)思路
鑒于以上內(nèi)容,有必要提供一種可降低主板成本的密碼清除電路。一種密碼清除電路,用于清除位于一主板上的一 BIOS芯片及CMOS芯片內(nèi)所設(shè)置的密碼,該密碼清除電路包括: 一跳線,包括一底座及一鍵帽,該底座包括第一、第二、第三及第四引腳;該第一引腳懸空,第三引腳接地,第二引腳與該BIOS芯片相連,第四引腳與該CMOS芯片相連;以及 一電源電路,連接于該底 座的第二及第四引腳上,還連接于BIOS芯片及CMOS芯片以為該BIOS芯片及CMOS芯片提供工作電壓; 當(dāng)需清除該BIOS芯片的密碼時(shí),將該鍵帽插接至該第二及第三引腳之間;當(dāng)需清除該CMOS芯片的密碼時(shí),將該鍵帽插接至該第三及第四引腳之間。上述密碼清除電路用于將該跳線同時(shí)連接于該 ...
【技術(shù)保護(hù)點(diǎn)】
一種密碼清除電路,用于清除位于一主板上的一BIOS芯片及CMOS芯片內(nèi)所設(shè)置的密碼,該密碼清除電路包括:一跳線,包括一底座及一鍵帽,該底座包括第一、第二、第三及第四引腳;該第一引腳懸空,第三引腳接地,第二引腳與該BIOS芯片相連,第四引腳與該CMOS芯片相連;以及一電源電路,連接于該底座的第二及第四引腳上,還連接于BIOS芯片及CMOS芯片以為該BIOS芯片及CMOS芯片提供工作電壓;當(dāng)需清除該BIOS芯片的密碼時(shí),將該鍵帽插接至該第二及第三引腳之間;當(dāng)需清除該CMOS芯片的密碼時(shí),將該鍵帽插接至該第三及第四引腳之間。
【技術(shù)特征摘要】
1.一種密碼清除電路,用于清除位于一主板上的一 BIOS芯片及CMOS芯片內(nèi)所設(shè)置的密碼,該密碼清除電路包括: 一跳線,包括一底座及一鍵帽,該底座包括第一、第二、第三及第四引腳;該第一引腳懸空,第三引腳接地,第二引腳與該BIOS芯片相連,第四引腳與該CMOS芯片相連;以及 一電源電路,連接于該底座的第二及第四引腳上,還連接于BIOS芯片及CMOS芯片以為該BIOS芯片及CMOS芯片提供工作電壓; 當(dāng)需清除該BIOS芯片的密碼時(shí),將該鍵帽插接至該第二及第三引腳之間;當(dāng)需清除該CMOS芯片的密碼時(shí),將該鍵帽插接至該第三及第四引腳之間。2.如權(quán)利要求1所述的密碼清除電路,其特征在于:該密碼清除電路還包括一濾波電路,該濾波電路包括一第一電阻及一電容,該第一電阻的一端與該電源電路相連,另...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:陳俊生,鄒華,
申請(qǐng)(專利權(quán))人:鴻富錦精密工業(yè)深圳有限公司,鴻海精密工業(yè)股份有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。