【技術實現步驟摘要】
【技術保護點】
一種外輻射源雷達自適應雜波抑制的FPGA實現設備,包括兩路主天線數據的信道化輸入、兩路輔助天線數據的信道化輸入和兩路雜波抑制結果輸出,其特征在于:自適應雜波抑制模塊由FPGA芯片完成,該模塊由自己的全局時鐘控制;FPGA芯片中設有三個模塊:FIR濾波模塊、步長計算模塊和權值更新模塊,由FPGA芯片構成的自適應雜波抑制模塊的數據流是,外輻射源雷達接收機的兩路天線接收到的數據經信道化處理后由主天線輸入和輔助天線輸入形成的四路輸入數據,經FPGA芯片內部的FIFO存儲器輸入到FIR濾波模塊的輸入端進行FIR濾波,同時輔助天線信道化后的兩路數據經FIFO存儲器還輸入到步長計算模塊的輸入端,FIR濾波模塊的兩路輸出和步長計算模塊的一路輸出同時輸入到權值更新模塊的輸入端更新權值,權值更新模塊的兩路輸出輸入到FIR濾波模塊,FIR濾波模塊的輸出以I通道和Q通道即兩路雜波抑制結果同步并行輸出,該輸出是由FPGA芯片構成的自適應雜波抑制模塊的雜波抑制結果。
【技術特征摘要】
【專利技術屬性】
技術研發人員:王俊,周偉偉,朱昀,劉杰,董曉男,楊杰,
申請(專利權)人:西安電子科技大學,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。